首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> dsp+fpga

        dsp+fpga 文章 最新資訊

        CEVA推出基于CEVA-XC DSP的HSPA+軟件物理層IP

        • 全球領先的硅產品知識產權 (SIP) 平臺解決方案和數字信號處理器 (DSP) 內核授權廠商CEVA公司宣布,推出經充分優化的HSPA+軟件程序庫,適用于CEVA-XC DSP。在CEVA-XC軟件定義無線電 (SDR) 參考架構中增加新的程序庫,能夠實施基于軟件的多模HSPA/HSPA+/LTE/LTE-A解決方案。對HSPA和HSPA+的支持是為移動應用提供強制性3G后向兼容所必要的。
        • 關鍵字: CEVA  DSP  HSPA  

        基于FPGA的NAND Flash ECC校驗

        • 摘要 基于Flash存儲器的Hamming編碼原理,在Altera QuartusⅡ7.0開發環境下,實現ECC校驗功能。測試結果表明,該程序可實現每256 Byte數據生成3 Byte的ECC校驗數據,能夠檢測出1 bit錯誤和2 bit錯誤,對于1 bit錯誤
        • 關鍵字: Flash  FPGA  NAND  ECC    

        雙DSP系統串口擴展

        • 雙DSP系統串口擴展,在研制無線分組網絡路由控制器時,采用了雙DSP結構進行數據處理,另外還需擴展8個串口,很顯然這是DSP本身所無法解決的,故必須進行串口擴展。
          常用串口擴展方法:
          從本質上講,所有的串口擴展接口電路都是以并行數
        • 關鍵字: 擴展  串口  系統  DSP  

        一種基于ARM 的FPGA可重構配置方法的實現及應用

        • 隨著半導體工藝技術的迅猛發展,現場可編程邏輯器件FPGA的集成度迅速提高,已達到百萬門量級,與此同時,FPGA中的邏 ...
        • 關鍵字: ARM  FPGA  加載配置  

        DSP芯片加工及選型參數

        • DSP芯片加工及選型參數,DSP芯片也稱數字信號處理器,是一種特別適合于進行數字信號處理運算的微處理器具,其主機應用是實時快速地實現各種數字信號處理算法。根據數字信號處理的要求,DSP芯片一般具有如下主要特點:  (1)在一個指令周期內
        • 關鍵字: 參數  選型  加工  芯片  DSP  

        DSP數字多功能板的工作原理與實現

        • DSP數字多功能板的工作原理與實現,1 引言  音板(tone)、主叫號碼顯示板、多頻互控收發器板、雙音頻接收器板等是程控交換機重要的公共設備。這些設備在程控交換機中是一塊塊不同的硬件單板,這些單板都是以專用集成電路(IC)來實現其功能的。但要增加
        • 關鍵字: 原理  實現  工作  多功能  數字  DSP  

        基于DSP的電動助力轉向系統的設計

        • 基于DSP的電動助力轉向系統的設計,摘要:電動助力轉向(EPS)是一種新型的汽車動力轉向技術。設計了一種基于TMS320LF2407A DSP控制的汽車電動助力轉向系統,介紹了其硬件組成及軟件結構,采用PID控制策略對電機電流進行閉環控制,利用PWM技術控制電機的
        • 關鍵字: 轉向系統  設計  助力  電動  DSP  基于  

        IIR數字濾波器的Matlab和FPGA實現

        • 摘要:提出一種通過兩個二階節級聯構成四階IIR數字橢圓濾波器的設計方法,并利用Matlab仿真軟件設計了通帶內波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數字濾波器。論述了一種采用可編程邏輯器件,通過VHDL硬件描
        • 關鍵字: Matlab  FPGA  IIR  數字濾波器    

        基于FPGA的多路數字信號復分接器的設計

        • 在現代數字通信中,對數據傳輸容量和傳輸效率的要求越來越高,因此經常依據時分復用[1]的原理通過數字復接與分...
        • 關鍵字: 數字復接技術  FPGA  時分復用  

        FPGA時鐘設計

        • 摘要:在FPGA設計中,為了成功地操作,可靠的時鐘是非常關鍵的。設計不良的時鐘在極限的溫度、電壓下將導致錯誤的行為。在設計PLD/FPGA時通常采用如下四種類型時鐘:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。
        • 關鍵字: FPGA  時鐘設計    

        基于FPGA的自適應波束形成算法實現

        •  1 引 言  在雷達及聲納信號處理系統中,波束形成算法通常采用DSP軟件編程實現,控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴展的優點,但對于實時性能要求很高的系統,如雷達、聲納探測和
        • 關鍵字: FPGA  自適應波束  算法    

        基于FPGA的實時中值濾波器硬件實現

        • 針對高清圖像在中值濾波預處理過程中排序量多、速度慢的特點,提出適合鄰域圖像并行處理機的分塊存儲方法。在流水線結構下,1個時鐘周期可以并行處理32個3×3鄰域的中值濾波運算,實現了高速、實時的1 920×1 080灰度圖像中值濾波器。
        • 關鍵字: FPGA  中值濾波  硬件實現    

        萊迪思宣布首個符合PCI Express 2.0規范的低成本FPGA

        •   萊迪思半導體公司日前宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規范和互操作性的測試,確保萊迪思的解決方案與現有的支持系統的PCIe 2.0具有互操作性。
        • 關鍵字: 萊迪思  FPGA  

        基于DSP+ARM的并聯有源電力濾波器控制器

        • 1引言近年來,隨著電力電子設備及非線性、沖擊性設備的廣泛應用。在電網中產生的諧波對電網系統造成了嚴...
        • 關鍵字: DSP  電力濾波器  

        內存計算在DSP領域的應用前景分析

        • 引言  對海量數據進行實時分析處理,一直是數據倉庫、OLTP/OLAP、商業智能等領域的軟件廠商所普遍關心的課題。前不久,SAP推出了一款面向實時商業智能領域的高性能分析應用軟件(SAP High-Performance Analytic Ap
        • 關鍵字: DSP  內存計算  分析  應用前景    
        共9910條 374/661 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 河源市| 广安市| 泾阳县| 龙口市| 敦煌市| 京山县| 嘉鱼县| 鸡泽县| 兰州市| 开平市| 阿合奇县| 竹溪县| 织金县| 乐亭县| 扎兰屯市| 漯河市| 苍南县| 徐闻县| 阳谷县| 鄂托克前旗| 平舆县| 灌云县| 黄浦区| 达日县| 定边县| 冕宁县| 柘城县| 兴城市| 定兴县| 青岛市| 江都市| 镇宁| 鹤庆县| 长海县| 阿坝| 嵊泗县| 海阳市| 乐业县| 安宁市| 通辽市| 韩城市|