- ISA總線實現多路同步DDS信號源設計, 直接數字式頻率合成器以其極高的頻率分辨率、極短的頻率轉換時間、相位精確可調、設備結構簡單、易集成、體積小及成本低等優點,在高分辨雷達系統、寬帶擴頻通信系統以及現代測控系統中得到廣泛的應用。為了便于信息
- 關鍵字:
信號源 設計 DDS 同步 總線 實現 ISA
- 目前勵磁電源信號發生部分通常采用直接頻率合成技術,主要功能電路由壓控振蕩器(VCO)、倍頻器、分頻器、混頻...
- 關鍵字:
DDS 勵磁恒流源
- 基于DDS+PLL技術的頻率合成器的設計,摘要:介紹了一種頻率合成技術的設計與實現,基于DDS與PLL的技術產生高頻信號頻率。該頻率合成器由高性能DDS芯片AD9852與鎖相環芯片ADF4360-7構成。該方案控制簡單、編程靈活、可靠性高,且產生的信號具有輸出頻率高
- 關鍵字:
合成器 設計 頻率 技術 DDS PLL 基于
- 摘要 針對某型磁性材料性能測試儀激勵恒流源的具體要求,采用了基于直接數字頻率合成技術的信號發生器設計方法,重點研究了由FPGA設計DDS信號發生器的系統設計原理、硬件構成,以及在Quartus開發環境下。采用硬件描述
- 關鍵字:
設計 勵磁 DDS 基于
- 一種新的實現DDS的AVR信號發生器(原理圖和PCB圖),這是一個AVR DDS信號發生器V2.0新的實施,已經在scienceprog.com出版。 很明顯,對于原原理圖和固件完全歸功于它的原創者。這里呈現的是一個不同的PCB,結構緊湊,單只通孔,便于建筑構件片面的。函數發生器有兩個BN
- 關鍵字:
原理 PCB 信號發生器 AVR DDS 實現
- Analog Devices, Inc. (ADI),全球領先的高性能信號處理解決方案和 RF IC 供應商,最近推出一款用于無線通信系統的 PLL(鎖相環)頻率合成器 ADF4351,它實現了集成度、性能、靈活性與頻率范圍的業界最佳組合。就單個 RF器件而言,它支持最寬的連續頻率范圍。
- 關鍵字:
ADI PLL
- 介紹了專用DDS芯片AD9854的特性和工作原理,敘述了利用該芯片設計高精度頻率信號發生器的簡易方法,并給出了MCS51系列單片機與AD9854的硬件接口設計和軟件編程方法。關鍵詞:DDS,AD9854,信號發生器 高精度的頻率信
- 關鍵字:
信號 實現 頻率 高精度 單片機 DDS 基于
- 摘要:采用了直接數字頻率合成技術(DDS)和計算機控制技術,選擇美國Analog Devices公司的高度集成DDS芯片AD9851和AT89S52單片機作為控制器件,設計了一種基于DDS的程控信號發生器。用C語言進行了軟件應用設計。實驗結
- 關鍵字:
設計 信號發生器 程控 DDS 基于
- 摘要:本文利用FPGA和DDS技術實現了高精度、高分辨率的三相PWM脈沖信號,并通過AGC程控放大技術實現對PWM信號的功率可控。本設計具有控制靈活,輸出頻率穩定和范圍寬等優點,具有廣闊的應用價值。
關鍵詞:現場可
- 關鍵字:
FPGA DDS PWM 三相功率
- 電路功能與優勢 圖 1所示電路提供一種簡單的方法, 可控制 75 MHz低功耗(20 mW)波形發生器(DDS) AD9834的 ...
- 關鍵字:
實驗室電路 AD9834 DDS
- 0引言軟件無線電是在無線通信領域提出的一種新的通信系統體系結構,其核心思想是以開放性、標準化、模...
- 關鍵字:
軟件無線電 DDS
- 傳統DDS是由美國學者Tierney等提出,采用查找表結構實現,很難滿足數字信號處理領域中高精度、高分辨率、實時...
- 關鍵字:
CORDIC DDS
- 摘要:研究了一種基于以太網物理層時鐘同步的高帶寬低噪聲壓控振蕩器(VCO),該VCO采用交叉耦合的電流饑餓型環形振蕩器,通過級聯11級環路電路和改善其控制電壓變換電路,優化了VCO的輸出頻率范圍以及降低了輸出時鐘的
- 關鍵字:
PLL VCO 設計 同步 時鐘 以太網 物理 用于
dds+pll介紹
您好,目前還沒有人創建詞條dds+pll!
歡迎您創建該詞條,闡述對dds+pll的理解,并與今后在此搜索dds+pll的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473