首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> ddr2-sdram

        ddr2-sdram 文章 進入ddr2-sdram技術社區

        DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設計

        • DR2(Double Data Rate 2,兩倍數據速率,版本2) SDRAM,是由JEDEC標準組織開發的基于DDR SDRAM的升級存儲技術。 相對于DDR SDRAM,雖然其仍然保持了一個時鐘周期完成兩次數據傳輸的特性,但DDR2 SDRAM在數據傳輸率、
        • 關鍵字: CPU  硬件  設計  MPC8548  基于  SDRAM  介紹  及其  DDR2  

        Xilinx Spartan-3A FPGA 的DDR2接口設計

        • 1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設備工程聯合委員會)制定的新生代內存技術標準,它與上一代DDR內存技術標準最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數據的基本方式,但DDR2卻擁有2倍的DDR
        • 關鍵字: Spartan  Xilinx  FPGA  DDR2    

        DSP片外高速海置SDRAM存儲系統設計方案

        • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
        • 關鍵字: DSP  存儲系統  SDRAM  

        DDR測試系列之一――力科DDR2測試解決方案

        • DDR2簡介從1998年的PC100到今天的DDR3,內存技術同CPU前端總線一道經歷著速度的提升及帶寬的擴展。雖然DDR3在當今已經量產與使用,DDR2在實際上還擔任著內存業界應用最廣泛最成熟的中流砥柱的角色。DDR2在DDR的基礎上
        • 關鍵字: DDR2  DDR  測試  力科    

        便攜設備DDR2-3內存電源解決方案

        • 在筆記本電腦和PDA便攜系統中,為達到JEDEC(電子器件工程設計聯合會)的標準規范(JESD79E),對DDR2-3內存在靜態穩壓和動態響應方面提出了嚴格的要求。DDR2-3基本上需要三條電源軌:一個給內核供電的主電源(VDDQ)、一個
        • 關鍵字: 電源  解決方案  內存  DDR2-3  設備  便攜  

        多路讀寫的SDRAM接口設計

        • 存儲器是容量數據處理電路的重要組成部分。隨著數據處理技術的進一步發展,對于存儲器的容量和性能提出了越來 ...
        • 關鍵字: 多路讀寫  SDRAM  數據處理  

        采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設計

        • 采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設計,本白皮書討論各種存儲器接口控制器設計所面臨的挑戰和 Xilinx 的解決方案,同時也說明如何使用 Xilinx軟件工具和經過硬件驗證的參考設計來為您自己的應用(從低成本的 DDR SDRAM 應用到像 667 Mb/sDDR2 SDRAM 這樣的更
        • 關鍵字: 接口  控制器  設計  存儲器  SDRAM  Xilinx  FPGA  DDR2  采用  

        Nufront第三代處理器采用Cadence接口IP解決方案

        • 全球電子設計創新領先企業Cadence設計系統公司 (NASDAQ: CDNS),日前宣布Nufront(新岸線)的NS115芯片組采用了Cadence可配置的DDR3/3L/LPDDR2存儲控制器與硬化PHY IP核,應用于其雙核ARM Cortex –A9移動應用處理器。TSMC 40LP工藝, 32位DDR3/LPDDR2接口的數據傳輸速率最高可達800Mbps,并能提供對超薄筆記本、平板電腦和智能手機等產品至關重要的基于數據流量的自動功耗管理。 Cadence 的DDR3/3L/LPDDR2 IP
        • 關鍵字: Cadence  DDR2  IP核  

        一種矢量信號發生器設計與實現

        • 摘要:充分利用DDR2 SDRAM速度快、FLASH掉電不消失、MATLAB/Simulink易產生矢量信號的特點,以FPGA為邏輯時序控制器,設計并實現了一種靈活、簡單、低成本的矢量信號發生器。本文以產生3載波WCDMA為例,詳細介紹了矢量信號發生器的設計方案與實現過程,使用Verilog HDL描述并實現了DDR2 SDRAM的時序控制和FPGA的邏輯控制。
        • 關鍵字: DDR2 SDRAM  FLASH  201205  

        嵌入式視頻系統中SDRAM時序控制分析

        • 在高速數字視頻系統應用中,使用大容量存儲器實現數據緩存是一個必不可少的環節。SDRAM就是經常用到的一種存儲器。但是,在主芯片與SDRAM之間產生的時序抖動問題阻礙了產品的大規模生產。在數字電視接收機的生產實際
        • 關鍵字: 控制  分析  時序  SDRAM  視頻系統  嵌入式  

        基于DSP片外高速海置SDRAM存儲系統設計

        • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
        • 關鍵字: DSP  存儲系統  SDRAM  

        DDR測試--SDRAM時鐘分析案例

        • 前個周末接到了一個朋友的電話,詢問我如果內存有問題,需要測試哪些項目?對于這個很常見的問題,我習慣性的回答他...
        • 關鍵字: DDR測試  SDRAM  時鐘分析  

        Cyclone II實現DDR SDRAM接口的方法

        • Cyclone II實現DDR SDRAM接口的方法,在不增加電路板復雜度的情況下要想增強系統性能,改善數據位寬是一個有效的手段。通常來說,可以把系統頻率擴大一倍或者把數據I/O管腳增加一倍來實現雙倍的數據位寬。這兩種方法都是我們不希望用到的,因為它們會增加
        • 關鍵字: 接口  方法  SDRAM  DDR  II  實現  Cyclone  

        合理選擇DC/DC轉換器的外部元件實現穩定和高效

        • 去數十年來,電子產品的發展可謂一日千里。以個人通信設備為例,由最初的奢侈品到現在的廣泛普及,電子產品無...
        • 關鍵字: 轉換器  MAX8640  手機  SDRAM  

        利用FPGA解決TMS320C54K/SDRAM的接口問題

        • 在DSP應用系統中,需要大量外擴存儲器的情況經常遇到。例如,在數碼相機和攝像機中,為了將現場拍攝的諸多圖片或圖像...
        • 關鍵字: FPGA  TMS320C54K  SDRAM  
        共203條 6/14 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 大丰市| 工布江达县| 舟曲县| 新泰市| 乡城县| 鄂托克前旗| 娱乐| 溆浦县| 广河县| 曲麻莱县| 克山县| 温州市| 邳州市| 万安县| 崇仁县| 辽阳市| 新晃| 安新县| 乌什县| 云龙县| 高州市| 青田县| 民勤县| 德格县| 蒙城县| 西宁市| 同江市| 遵义市| 准格尔旗| 门头沟区| 台前县| 福贡县| 鄂伦春自治旗| 渭源县| 太仆寺旗| 扶沟县| 灵宝市| 隆回县| 临澧县| 邹城市| 齐河县|