首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> cpu ip

        cpu ip 文章 最新資訊

        verilog中阻塞賦值和非阻塞復制的理解

        選擇VHDL或者verilog HDL還是System Verilog?

        系統(tǒng)級芯片設計語言和驗證語言的發(fā)展

        FPGA設計中關鍵問題的研究

        讓Verilog仿真狀態(tài)機時可以顯示狀態(tài)名

        基于Nios的DDS高精度信號源實現(xiàn)

        FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享

        FPGA基礎入門

        面向超低功耗設計的微控制器功效優(yōu)化方案

        基于通道控制的雙余度DSP設計與實現(xiàn)

        • ??????? 控制板的外圍組成如圖1所示,硬件框圖如圖2所示,主要由外部信息采集單元、雙余度DSP模塊、應用處理及其輸出單元等組成。其中,雙余度單元的CPU選用16位定點DSP TMS320LF2407A,其運行最高速率可達40MHz、片內(nèi)集成多種外設。圖中,兩個DSP通過CAN總線及I/O口進行控制信息交換及數(shù)據(jù)通信。兩個DSP分別與收發(fā)器1、收發(fā)器2相連,這兩個通道與外部數(shù)據(jù)或控制總線是相連的,即共享一個外部接口,通道控制邏輯使同
        • 關鍵字: 雙余度DSP  CPU  

        基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)設計

        TCP/IP協(xié)議及發(fā)展和IP視頻傳輸特點

        • 1 TCP/IP協(xié)議   TCP/IP是一組完整的數(shù)據(jù)協(xié)議集,得名于兩個最重要的協(xié)議:傳輸控制協(xié)議(Transmission Control Protocol .縮寫TCP)和網(wǎng)絡協(xié)議(Internet Protocol.縮寫IP)。目前TCP/IP協(xié)議已成為占主導地位的通訊
        • 關鍵字: 傳輸  特點  視頻  IP  協(xié)議  發(fā)展  TCP/IP  

        基于PCI接口芯片外擴FIFO的FPGA實現(xiàn)

        基于FPGA的MIII總線與RS422通信協(xié)議轉換板的設計

        FPGA設計工具淺談

        共1998條 87/134 |‹ « 85 86 87 88 89 90 91 92 93 94 » ›|

        cpu ip介紹

        您好,目前還沒有人創(chuàng)建詞條cpu ip!
        歡迎您創(chuàng)建該詞條,闡述對cpu ip的理解,并與今后在此搜索cpu ip的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 安乡县| 珠海市| 盱眙县| 利川市| 乡宁县| 固镇县| 泗洪县| 兴安盟| 沛县| 新建县| 昭觉县| 阳高县| 邹城市| 岳池县| 循化| 永福县| 安丘市| 三都| 疏附县| 南充市| 临安市| 正安县| 大冶市| 松桃| 青州市| 兴义市| 定陶县| 深泽县| 莆田市| 德钦县| 七台河市| 天等县| 正宁县| 嘉鱼县| 紫金县| 中卫市| 西宁市| 曲靖市| 都江堰市| 夏河县| 广南县|