新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 軟件無線電設計中ASIC、FPGA和DSP的選擇策略探討

        軟件無線電設計中ASIC、FPGA和DSP的選擇策略探討

        作者: 時間:2014-03-08 來源:網絡 收藏
        line-height: 25px; text-align: justify; background-color: rgb(255, 255, 255); ">附加功率

        本文引用地址:http://www.104case.com/article/241693.htm

        器件的設計通常經過優化以提供卓越的功率性能。但大多數可編程器件的功率將隨器件利用率和時鐘頻率的增加而急劇增長,因此在衡量整體設計的功率分配時,必須考慮這一因素。

        例如,利用Altera公司的20K600可編程邏輯器件(PLD)實現的4信道下行轉換器只需消耗不到2W的功率,即可實現每秒2,500萬次采樣的輸入數據率。這樣的功率雖然比較高,但對于指定的應用還是可以接受的。如果將輸入數據率提高至每秒6,500萬次采樣,那么消耗的功率將達到5W,這超出了許多數字無線產品所能承受的功率門限。

        與Altera 20K600相比,在相同的輸入數據率條件下,Analog Devices 公司的AD66244信道下行轉換器消耗的功率為700mW。
        在較低的速率條件下,的功率利用率通常優于高端。為對此加以說明,考慮Dish Network公司在數字視頻廣播中采用的糾錯機制。在該系統中速率高達27.647Mbps的多路復用數據采用Reed-Solomon糾錯機制進行編碼,該機制為每188個數據字節直接生成16個奇偶校驗字節,并生成最大為30Mbps的合成數據率。

        在5,000個時鐘周期中,TMS320C6203可解碼204個字節的Reed-Solomon代碼字。為實現所需的數據吞吐量,在300 MHz頻率下,CPU必須實現近50%的利用率,而消耗的功率約為1.53W。

        與此相反,在Xilinx XCV100E上實現的Reed-Solomon解碼器設計消耗的功率僅為200mW。這是一個巨大的改進,可以與商用Reed-Solomon (如Advanced Hardware Architectures公司的AHA4011C)具備的性能相媲美。

        器件選擇

        表3總結了上述結果。表中每類器件按1至5的標度主觀地設定功率極限,1表示該類較差的選擇,而5則表示最佳選擇。

        有了上述分析,也就不難得到采用ASIC、器件設計軟件的區分原則,這些原則歸納如下:1. ASIC只需提供可以接受的可編程性和集成水平,通常即可為指定的功能提供最佳解決方案。2. 可為高度并行或涉及線性處理的高速信號處理功能提供最佳的可編程解決方案。3. 可為涉及復雜分析或決策分析的功能提供最佳可編程解決方案。

        隨著技術的進步,DSP、ASIC和FPGA將在芯片上支持更多的功能,這進一步模糊了三者之間的界限。而對于軟件設計人員,這意味著他們在今后的設計中將面臨更難的選擇。


        上一頁 1 2 3 下一頁

        關鍵詞: ASIC DSP FPGA 無線電

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 陵川县| 姜堰市| 云南省| 新宁县| 巴塘县| 青龙| 芷江| 文昌市| 隆昌县| 泸溪县| 桃江县| 庆安县| 潜山县| 治多县| 洛阳市| 阿勒泰市| 张掖市| 来凤县| 肥东县| 申扎县| 民县| 易门县| 承德市| 湘阴县| 海原县| 太保市| 漠河县| 惠东县| 堆龙德庆县| 恭城| 金平| 宁晋县| 渝北区| 惠东县| 都江堰市| 肥乡县| 夹江县| 鹤庆县| 全椒县| 宁蒗| 沙洋县|