新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 使用Verilog實現基于FPGA的SDRAM控制器(圖)

        使用Verilog實現基于FPGA的SDRAM控制器(圖)

        ——
        作者:電子科技大學電子工程學院 曹華 鄧彬 時間:2007-02-06 來源: 收藏
        摘 要:介紹了sdram的特點和工作原理,提出了一種基于fpga的sdram控制器的設計方法,使用該方法實現的控制器可非常方便地對sdram進行控制。
        關鍵詞:sdram;控制器;verilog;狀態機

        引言
        ---在基于fpga的圖象采集顯示系統中,常常需要用到大容量、高速度的。而在各種隨機件中,sdram的價格低、體積小、速度快、容量大,是比較理想的器件。但sdram的控制邏輯比較復雜,對時序要求也十分嚴格,使用很不方便,這就要求有一個專門的控制器,使系統用戶能很方便地操作sdram。為此,本文提出了一種基于fpga的sdram控制器的設計方法,并用verilog給于實現,仿真結果表明通過該方法設計實現的控制器可以在fpga芯片內組成如圖1所示的sdram接口,從而使得系統用戶對sdram的操作非常方便。

         

        sdram簡介
         ---sdram器件的管腳分為控制信號、地址和數據三類。通常一個sdram中包含幾個bank,每個bank的存儲單元是按行和列尋址的。由于這種特殊的存儲結構,sdram有以下幾個工作特性。
        ● sdram的初始化
        ---sdram在上電100~200μs后,必須由一個初始化進程來配置sdram的模式寄存器,模式寄存器的值決定著sdram的工作模式。
        ● 訪問存儲單元
        ---為減少i/o引腳數量,sdram復用地址線,所以在讀寫sdram時,先由active命令激活要讀寫的bank,并鎖存行地址,然后在讀寫指令有效時鎖存列地址。一旦bank被激活后只有執行一次預充命令后才能再次激活同一bank。
        ● 刷新和預充
        ---sdram的存儲單元可以理解為一個電容,總是傾向于放電,因此必須有定時的刷新周期以避免數據丟失。刷新周期可由(最小刷新周期



        關鍵詞: 存儲器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 富裕县| 平远县| 修文县| 基隆市| 响水县| 河南省| 台北县| 宜阳县| 水富县| 新余市| 电白县| 乌恰县| 嫩江县| 南阳市| 清丰县| 谢通门县| 鹤山市| 襄樊市| 永顺县| 竹溪县| 内黄县| 江源县| 出国| 玉树县| 锦屏县| 温宿县| 广南县| 松溪县| 清河县| 得荣县| 宁阳县| 高雄县| 内黄县| 鸡泽县| 吉安县| 台江县| 和田市| 金坛市| 临沂市| 筠连县| 延川县|