新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 一種基于FPGA的NoC驗證平臺的構建

        一種基于FPGA的NoC驗證平臺的構建

        作者: 時間:2010-05-10 來源:網絡 收藏

          圖4給出了在不同流量模型下,每包4個數據片時,所設計的網絡平均吞吐量。

        在不同流量模型下

          2)平均網絡延遲 對于TR收集到的最近80個數據包從發送端到接收端的延遲信息,以歸一化仿真時間為基準,計算平均網絡延遲:

        公式

          式中,P是發包總數,每個包的延遲為Li,那么Latency就是一段時間內的平均網絡延遲。

          圖5給出了在不同流量模型下,在相同仿真時間段中接收到的數據包的平均網絡延遲。圖6給出了在相同的流量模型-均勻地址,自相似流量模型下,在相同仿真時間段中,對于每包分片不同時的平均網絡延遲。

        在不同流量模型下



        關鍵詞: FPGA NoC 驗證平臺

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 婺源县| 卢湾区| 闵行区| 内黄县| 永福县| 黄陵县| 天水市| 中超| 巴东县| 昌图县| 饶河县| 宣汉县| 措勤县| 沙坪坝区| 安岳县| 临夏市| 眉山市| 乐昌市| 黑龙江省| 永康市| 准格尔旗| 青铜峡市| 鄂托克前旗| 泰州市| 洛川县| 邹平县| 铜陵市| 腾冲县| 德州市| 怀宁县| 西昌市| 苏州市| 岳池县| 新竹市| 当涂县| 长丰县| 五河县| 襄樊市| 阳西县| 临桂县| 济源市|