新聞中心

        EEPW首頁 > 設計應用 > 【E問E答】數字電路為啥總是低電平有效嗎?

        【E問E答】數字電路為啥總是低電平有效嗎?

        作者: 時間:2018-02-12 來源:網絡 收藏

          事實上,它是由常用的電路結構所決定的,時電路往往有較高電平時更低的環路阻抗,而低阻抗則意味著抗干擾能力更強。結合實際講一個有用的例子來加深印象:

        本文引用地址:http://www.104case.com/article/201802/375749.htm

          我們有的同學可能已經學習了這樣的一條PCB布線規則-----在條件許可的情況下,高電平有效線要盡量縮短,有效的線則盡量延長----這一條規則的存在基礎就是基于時環路阻抗比較低,抗干擾能力比較強才起來的。

          如OC或OD電路要控制一個電平就是通過它這個開關的通斷來實現的。有在上拉電阻的情況下,開關接通,得低電平;開關切斷,得高電平。這樣,為了防止電路失控的情況下仍然是有效電平,那么當然是低電平有效才更“保險”了。結構上,象OC電路那樣,由于集電極更難擊穿,所以,也更不容易損壞。

          對于其它圖騰柱輸出的電路,雖然0和1都有同樣的風險,但應用中還是有人愿意加一個上拉電阻,以取得類似OC或OD輸出的效果。至于為什么不采用下拉電阻而用上拉電阻,大家也可以分析一下。

          另一個方面是OC或OD輸出的電路,使用上拉電阻后具有節能的效果。因為關斷后它是具有獲得高電平時的電流幾乎為0。




        關鍵詞: 數字電路 低電平

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 宽甸| 万州区| 云龙县| 苍南县| 正镶白旗| 卢龙县| 扎囊县| 甘谷县| 兴和县| 大丰市| 京山县| 雷山县| 永福县| 广元市| 丹江口市| 绥宁县| 湘潭县| 浦城县| 五常市| 永登县| 古蔺县| 上蔡县| 宁武县| 印江| 治县。| 石楼县| 韶关市| 黄大仙区| 兴义市| 万全县| 湘乡市| 博湖县| 厦门市| 区。| 桐城市| 大渡口区| 湄潭县| 图木舒克市| 儋州市| 洛扎县| 江口县|