首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁 >> 主題列表 >> 正余弦函數(shù)

        正余弦函數(shù) 文章 最新資訊

        32位定浮點(diǎn)數(shù)正余弦函數(shù)FPGA實(shí)現(xiàn)方法

        • 本文首先介紹了查表算法和Cordic算法原理,在這兩種算法基礎(chǔ)上,用Verilog HDL語言對(duì)32位定點(diǎn)數(shù)的正余弦函數(shù)進(jìn)行了編程設(shè)計(jì),結(jié)合仿真綜合結(jié)果,對(duì)這兩種方法從運(yùn)算精度,運(yùn)算速度和占用硬件資源幾方面進(jìn)行了分析.進(jìn)而采用不經(jīng)過浮點(diǎn)定點(diǎn)轉(zhuǎn)換,直接在Cordic算法改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)32位浮點(diǎn)數(shù)的正余弦函數(shù)FPGA設(shè)計(jì).最后,對(duì)這三種實(shí)現(xiàn)方法進(jìn)行了綜合評(píng)價(jià).
        • 關(guān)鍵字: Cordic算法  VerilogHDL  正余弦函數(shù)  
        共1條 1/1 1

        正余弦函數(shù)介紹

        您好,目前還沒有人創(chuàng)建詞條正余弦函數(shù)!
        歡迎您創(chuàng)建該詞條,闡述對(duì)正余弦函數(shù)的理解,并與今后在此搜索正余弦函數(shù)的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 正阳县| 泌阳县| 山丹县| 洞口县| 临安市| 农安县| 竹北市| 安远县| 沂水县| 安岳县| 邵阳市| 安仁县| 称多县| 青海省| 东乡族自治县| 闽侯县| 通州市| 章丘市| 南汇区| 集贤县| 浮山县| 曲麻莱县| 阜新| 汨罗市| 合肥市| 阳高县| 加查县| 闽清县| 澄迈县| 常山县| 晴隆县| 额济纳旗| 和田市| 北票市| 永兴县| 轮台县| 汽车| 达尔| 讷河市| 木兰县| 岱山县|