新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的水聲信號高速采集存儲系統設計

        基于FPGA的水聲信號高速采集存儲系統設計

        作者: 時間:2017-06-05 來源:網絡 收藏

        介紹了一種基于與存儲系統的設計與實現,給出了系統的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統以作為數據的控制處理核心,以存儲容量達2GB的大容量NAND型Flash作為存儲介質。該系統主要由數據采集模塊、數據存儲模塊和RS~232串行通信模塊組成,具有穩定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統滿足設計要求。

        基于的水聲信號高速采集存儲系統設計.pdf

        本文引用地址:http://www.104case.com/article/201706/349000.htm


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 临泽县| 古丈县| 隆尧县| 健康| 抚州市| 孙吴县| 香河县| 康定县| 连城县| 新闻| 辽阳县| 柘荣县| 宜黄县| 丽水市| 威远县| 钟山县| 那坡县| 江油市| 青铜峡市| 富民县| 德昌县| 平潭县| 四平市| 深水埗区| 本溪市| 轮台县| 宜昌市| 定襄县| 府谷县| 稷山县| 增城市| 沛县| 德格县| 崇文区| 醴陵市| 六枝特区| 长岛县| 石棉县| 互助| 阿拉善左旗| 乌拉特前旗|