新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 基于CMOS電路的IDDQ測試電路設計

        基于CMOS電路的IDDQ測試電路設計

        作者: 時間:2012-07-29 來源:網絡 收藏

        引言

        本文引用地址:http://www.104case.com/article/193506.htm

          的方法有很多種,邏輯故障的一般方法是采用邏輯響應,即通常所說的功能測試。功能測試可診斷出邏輯錯誤,但不能檢查出晶體管常開故障、晶體管常閉故障、晶體管柵氧化層短路,互連橋短路等物理缺陷引發的故障,這些缺陷并不會立即影響的邏輯功能,通常要在器件工作一段時間后才會影響其邏輯功能。

          功能測試是基于邏輯電平的故障檢測,通過測量原始輸出的電壓來確定邏輯電平,因此功能測試實際上是電壓測試。電壓測試對于檢測固定型故障,特別是雙極型工藝中的固定型故障是有效的,但對于檢測工藝中的其他類型故障則顯得有些不足,而這些故障類型在測試中卻是常見的。對于較大規模電路,電壓測試測試集的生成相當復雜且較長,需要大量的實驗數據樣本。

          測試是對功能測試的補充。通過測試靜態電流可檢測出電路中的物理缺陷所引發的故障。

          測試還可以檢測出那些尚未引起邏輯錯誤,但在電路初期會轉換成邏輯錯誤的缺陷。本文所設計的IDDQ電流測試電路對CMOS被測電路進行檢測,通過觀察測試電路輸出的高低電平可知被測電路是否有物理缺陷。測試電路的核心是電流差分放大電路,其輸出一個與被測電路IDDQ電流成正比的輸出。測試電路串聯在被測電路與地之間,以檢測異常的IDDQ電流。

          1 IDDQ測試原理

          電流IDDQ是指當CMOS集成電路中的所有管子都處于靜止狀態時的電源總電流。對于中小規模集成電路,正常狀態時無故障的電源總電流為微安數量級;當電路出現橋接或柵源短接等故障時,會在靜態CMOS電路中形成一條從正電源到地的低阻通路,會導致電源總電流超過毫安數量級。所以靜態電源電流IDDQ測試原理是:無故障CMOS電路在靜態條件下的漏電流非常小,而故障條件下漏電流變得非常大,可以設定一個閾值作為電路有無故障的判據。

          CMOS集成電路不論其形式和功能如何,都可以用一個反向器的模型來表示。IDDQ測試電路框圖如圖1所示,電路IDDQ檢測結果為一數字輸出(高低電平)。測試電路中電流差分放大電路的輸出與被測電路的IDDQ成正比。測試電路串聯在電源、被測電路與地中間,以檢測異常的IDDQ電流。為了實現測試,需要增加兩個控制端和一個輸出端。

        DIY機械鍵盤相關社區:機械鍵盤DIY



        上一頁 1 2 下一頁

        關鍵詞: CMOS IDDQ 電路 測試

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 百色市| 穆棱市| 莱州市| 龙口市| 象州县| 磐石市| 黎平县| 富蕴县| 射阳县| 普安县| 会宁县| 闵行区| 云安县| 通江县| 儋州市| 桃源县| 化州市| 怀集县| 永嘉县| 阜城县| 伊宁市| 龙门县| 大连市| 天全县| 濉溪县| 马公市| 菏泽市| 湟源县| 南平市| 林甸县| 安顺市| 界首市| 剑河县| 花莲县| 乳山市| 随州市| 色达县| 平塘县| 广南县| 贞丰县| 咸阳市|