新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > 淺談FPGA與ASIC的設計優勢

        淺談FPGA與ASIC的設計優勢

        作者: 時間:2012-10-09 來源:網絡 收藏

        具有不同的價值主張,選擇其中之一之前,一定要對其進行仔細評估。2種技術的比較信息非常豐富。這里介紹了的優勢與劣勢。

        本文引用地址:http://www.104case.com/article/193103.htm

        的設計優勢比較

        FPGA 的設計優勢

        更快的面市時間 - 無需布線、掩模和其它制造步驟

        無 NRE(臨時花費) - 與 ASIC 設計有關的成本

        縮短了設計周期 - 由于軟件可以處理很多布線、布局和實現問題

        更加可預測的項目周期 - 由于消除了可能的 re-spin、晶圓容量等

        現場可重編程能力 - 可以遠程上傳的新比特流

        ASIC 的設計優勢

        全定制性能 - 實現設計,因為器件滿足設計技術要求

        降低單位成本 - 用于實現大批量設計

        小型化 - 器件滿足設計技術要求

        較高的內部時鐘速度 - 量身定制所以執行速度較快

        專用集成電路 - 大規模生產的話成本比FPGA低

        過 去 FPGA 用于速度/復雜度/容量較低的設計,而今天的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價格實現無可比擬的邏輯密度增加和一大批其它特性(如嵌入式處理器、DSP 模塊、時鐘技術和高速串行),現已幾乎成為任何設計的首選。

        FPGA 和 ASIC 的設計流程對比

        FPGA 和 ASIC 的設計流程對比

        FPGA 和 ASIC 的設計流程對比

        FPGA 設計流程消除了復雜的而又耗時的平面布局、布局和布線、時序分析和掩模/項目的 re-spin 階段,因為設計邏輯已經被綜合到通過驗證的、特色 FPGA 器件上了。

        然而,必要時,Xilinx 還能夠提供先進的平面布局、層次化設計和時序工具,使用戶能夠將要求最苛刻的設計的性能最大化。



        關鍵詞: FPGA ASIC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 双城市| 泰顺县| 茂名市| 通道| 苗栗县| 阳新县| 出国| 随州市| 大城县| 泰安市| 安国市| 乌拉特后旗| 柏乡县| 江阴市| 奉新县| 丹巴县| 阿拉善右旗| 平和县| 上杭县| 大丰市| 宁武县| 通道| 贵港市| 荣成市| 喀喇沁旗| 肃宁县| 北海市| 安图县| 晋州市| 柳州市| 抚远县| 福泉市| 镇江市| 定西市| 靖安县| 云浮市| 延川县| 南投市| 扎赉特旗| 长沙县| 雷波县|