新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 經I/O優化的FPGA

        經I/O優化的FPGA

        作者: 時間:2009-04-03 來源:網絡 收藏


        由于不需要數百萬耗電的 SRAM 配置數據存儲單元,故基于閃存的非易失性的靜態功耗比基于SRAM解決方案要低得多,因而成為功率敏感應用的理想選擇。

        針對功耗和I/O而優化的
        以基于閃存的IGLOO PLUS 為例,它針對I/O密集的應用進行了優化,除提供可編程邏輯器件通常具有的可定制及上市速度快等優點之外,還可為工業手持應用 (如RFID讀取器) 的設計人員提供與多個器件連接的能力。如圖1所示,在這類控制應用中,IGLOO PLUS FPGA可用于電平轉換、通用I/O擴展、地址和數據總線的多路復用/解碼、排序、接口轉換,以及膠粘邏輯 (glue logic)。


        在給定封裝尺寸下,IGLOO PLUS系列可提供極佳的每I/O功耗、面積、邏輯和功能比率。與采用同類封裝的競爭可編程邏輯器件相比,IGLOO PLUS的靜態功耗降低至其1/6;動態功耗減少50%;I/O密度提高1倍;邏輯密度高出1.7倍。


        I/O解決方案設計人員面對各種各樣的實現方案和配置選擇,這些選擇可能直接影響其最終設計的效率和效能。這種靈活的I/O結構支持寬泛的電壓和I/O標準,能夠幫助用戶應對日益增多的各種不同應用的挑戰。愛特公司 Libero集成設計環境(IDE) 提供了一種簡易的I/O實現方法,從而開發出強大而穩健的設計。

        結語
        隨著電池供電和功率敏感應用的急劇增長刺激了全球對低功耗半導體的需求,設計人員正逐漸發現需要采用低功耗可重編程解決方案來適應不斷演進的標準和技術;加快上市速度,并提供下一代前沿硅解決方案所需的封裝和功耗性能。對于當前采用可編程邏輯技術的設計人員來說,確定哪一種是最佳器件主要取決于功耗、性能、邏輯和I/O數量等設計約束。


        上一頁 1 2 下一頁

        關鍵詞: FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 万宁市| 嘉黎县| 剑川县| 乐至县| 宝鸡市| 大埔区| 玉田县| 平邑县| 屏南县| 罗山县| 郓城县| 茶陵县| 天柱县| 萍乡市| 东乡| 昭通市| 丽水市| 石柱| 清流县| 繁峙县| 天等县| 克东县| 双峰县| 定远县| 韶关市| 汕头市| 酒泉市| 青龙| 应用必备| 孟津县| 花垣县| 上蔡县| 驻马店市| 赫章县| 自贡市| 松溪县| 清流县| 高阳县| 深水埗区| 班戈县| 鄂州市|