新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PWM控制電路基本原理與FPGA

        PWM控制電路基本原理與FPGA

        作者: 時(shí)間:2009-05-14 來(lái)源:網(wǎng)絡(luò) 收藏

          process(clk,reset)

          begin

          if(reset=‘1)then

          Qs=“00000000”;

          elsif clkevent and clk=‘1 then

          Qs=Qs+‘1;

          end if;

          end process;

          reset=‘1 when Qs=255 else

          ‘0;

          caolock=‘1 when Qs=0 else

          ‘0;

          Q=Qs;

          cao=reset or caolock;

          end a_counter;

        圖中,延遲模塊必不可少,其功能是對(duì)波形的上升沿進(jìn)行延時(shí),而不影響下降沿,從而確保橋路同側(cè)不會(huì)發(fā)生短路.其模塊的VHDL程序如下:

          entity delay is

          port(clk: in std_logic;

          input: in std_logic_vector(1 downto 0);

          output:out std_logic_vector(1 downto 0)

          end delay;

          architecture a_delay of delay is

          signal Q1,Q2,Q3,Q4: std_logic;

          begin

          process(clk)

          begin

          if clkevent and clk=‘1 then

          Q3=Q2;

          Q2=Q1;

          Q1=input(1);

          end if;

          end process;

          Q4=not Q3;

          output(1)=input(1)and Q3;

          output(0)=input(0)and Q4;

          end a_delay;

        3 結(jié)束語(yǔ)
          
        采用可編程邏輯器件和硬件描述語(yǔ)言,同時(shí)利用其供應(yīng)商提供的開(kāi)發(fā)工具可大大縮短數(shù)字系統(tǒng)的設(shè)計(jì)時(shí)間,節(jié)約新產(chǎn)品的開(kāi)發(fā)成本,另外,還具有設(shè)計(jì)靈活,集成度高,可靠性好,抗干能力強(qiáng)等特點(diǎn).本文設(shè)計(jì)的用于某光測(cè)設(shè)備的傳動(dòng)裝置時(shí),取得了良好的效果.

        pwm相關(guān)文章:pwm原理



        上一頁(yè) 1 2 下一頁(yè)

        關(guān)鍵詞: FPGA PWM 控制電路 原理

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉
        主站蜘蛛池模板: 淅川县| 长乐市| 浑源县| 五峰| 大兴区| 喜德县| 体育| 桂平市| 祥云县| 清河县| 金乡县| 梁河县| 辽阳市| 杭锦旗| 池州市| 宁海县| 清远市| 庆云县| 沂南县| 虎林市| 贵港市| 揭西县| 金山区| 塔河县| 兴安盟| 碌曲县| 福州市| 延川县| 郑州市| 芒康县| 繁昌县| 施秉县| 桂平市| 屯门区| 公安县| 普宁市| 乳源| 阿荣旗| 南昌县| 秦安县| 望都县|