基于CPLD的鍵盤控制器設計
當同一列上的2個按鍵同時按下時,就可以避免在可編程邏輯器件LC4128V的兩個引腳上發生高低電平短接的非法情況。
3.2 編碼器的仿真波形
編碼器的仿真波形如圖7所示。
在圖7中,當鍵盤的第一行掃描電平為低時,根據4×4鍵盤的掃描原理,只有當第一列的第一個鍵被按下時,C1才能為低。相應的編碼電路輸出K3K2K1KO值為0001。只有當第二列的第一個鍵被按下時,C2才能為低,此時K3K2K1K0值為0010。同理,當C3,C4分別為低時,K3K2K1K0值依次為0011,0100。依此方式編碼便可得到前15個按鍵的鍵值,而第16個按鍵的鍵值就要通過R4和L4相或非后產生單片機中斷信號,通知單片機來讀取它的鍵值0000。
3.3去抖動電路的仿真波形
去抖動電路的仿真波形如圖8所示。
在圖8中,當按鍵過程中發生抖動時,經過去抖動電路處理,DELYOUTl一直保持低電平。可見,抖動對鍵值的讀取并不產生影響。
3.4 鍵盤控制器的整體仿真波形
鍵盤控制器的整體仿真波形如圖9所示。
評論