新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)

        基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)

        作者: 時間:2009-12-21 來源:網(wǎng)絡(luò) 收藏

        1 引 言  

        本文引用地址:http://www.104case.com/article/191841.htm

        同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質(zhì)量,甚至通信的成敗。相關(guān)器是同步系統(tǒng)的關(guān)鍵部件之一,因此,要求相關(guān)器須有比其它部件更高的可靠性。實際應(yīng)用中,相關(guān)器可用軟件實現(xiàn)也可用硬件電路實現(xiàn),后者更適合于高速數(shù)據(jù)通信中的相關(guān)檢測。本文在總結(jié)一般設(shè)計的基礎(chǔ)上,設(shè)計實現(xiàn)了一種高性能的

        的一般原理如圖1所示。

        圖1 數(shù)字相關(guān)器的一般原理

          相關(guān)器以數(shù)倍接收數(shù)據(jù)bit速率對所輸入的接收數(shù)據(jù)取樣,每個取樣bit移入數(shù)據(jù)輸入寄存器,然后逐bit地與存貯在基準寄存器中的基準字進行比較,若兩者一致,輸出正相關(guān)脈沖,若輸入數(shù)據(jù)bit與基準字補碼相一致,則輸出負相關(guān)脈沖。正相關(guān)和負相關(guān)所允許的最大不一致bit數(shù)分別存貯在相關(guān)器的上限寄存器和下限寄存器里。快時鐘頻率一般是慢時鐘的數(shù)十倍,相關(guān)計數(shù)判決在快時鐘的后半周之內(nèi)必須完成。因此,時序控制比較復(fù)雜,而且輸出相關(guān)峰的寬度很窄(半個快時鐘周期),系統(tǒng)工作時容易造成丟峰、漏峰等不良后果,給系統(tǒng)帶來了潛在的不穩(wěn)定因素,且增加了系統(tǒng)內(nèi)在功耗。為此,本文提出一種用VHDL設(shè)計的在器件中實現(xiàn)的高速硬件相關(guān)器(無快時鐘,適時運算處理)的設(shè)計方法。

        超級電容器相關(guān)文章:超級電容器原理



        上一頁 1 2 下一頁

        關(guān)鍵詞: FPGA 數(shù)字相關(guān)器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 儋州市| 苏尼特右旗| 江都市| 光泽县| 肇庆市| 通榆县| 邯郸县| 淳安县| 高邮市| 菏泽市| 美姑县| 泸水县| 泸定县| 清涧县| 宜川县| 宾川县| 忻州市| 南和县| 青海省| 彭州市| 济源市| 婺源县| 浙江省| 朔州市| 永年县| 丘北县| 孝义市| 马尔康县| 甘南县| 湟源县| 威海市| 大理市| 彰武县| 新干县| 冕宁县| 靖边县| 东城区| 松江区| 永善县| 宝鸡市| 广宁县|