新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于改進的布斯算法FPGA嵌入式18×18乘法器

        基于改進的布斯算法FPGA嵌入式18×18乘法器

        作者: 時間:2012-05-22 來源:網絡 收藏

        5 設計總結

        5.1 綜合條件說明

        采用TSMC0.18μm CMOS工藝和Synopsis DC進行的綜合并進行延遲分析。并在DC命令窗口輸入了命令“set_dont_use”和“set_dont_ touch”。

        5.2 布斯譯碼和部分積

        把傳統的布斯譯碼和部分積與本文采取的布斯譯碼和部分積進行了比較,并把結果列在了表2中。從表中發現本設計關鍵路徑與OhkuBo相比減少了50%,生成部分積的速度相應的提高了50%。

        j.JPG

        5.3 與其他的進行比較

        本文的與表3中相比速度有明顯提高,與Xilinx公司的Spartan-3A系列嵌入到的乘法器相比本文乘法器的速度更提高40%。更為關鍵的是在沒有增加芯片面積的情況下把速度提高40%。

        k.JPG

        6 結語

        本文基于改進的布斯的18×18乘法器是特意為嵌入到而設計的,它解決了乘法器占用較多資源的問題,并為以后DSP嵌入到FPGA做了必要的準備工作。采用了一種新的布斯譯碼和部分積、9-2壓縮和兩級超前進位加法器以使乘法器達到較好的性能。經過仿真驗證,這里提出的基于改進的布斯乘法器各項指標均能很好的滿足嵌入到FPGA的要求。

        linux操作系統文章專題:linux操作系統詳解(linux不再難懂)

        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 房山区| 莱阳市| 巍山| 台北县| 韶山市| 鄄城县| 翁牛特旗| 滦南县| 武鸣县| 郁南县| 渝中区| 合水县| 呼图壁县| 西宁市| 白沙| 屯昌县| 洪江市| 昌图县| 佳木斯市| 额济纳旗| 临海市| 观塘区| 富平县| 贵溪市| 淮安市| 吉隆县| 旌德县| 焉耆| 封开县| 珲春市| 祁东县| 平凉市| 奉化市| 浮梁县| 尼木县| 萨嘎县| 玛沁县| 麻栗坡县| 靖边县| 雅江县| 都江堰市|