新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 一種基于FPGA的UART 電路實現

        一種基于FPGA的UART 電路實現

        作者: 時間:2012-05-29 來源:網絡 收藏

          圖3 接收邏輯的流程

          圖3 接收邏輯的流程

          運用Modelsim 712 對接收模塊做了時序仿真,其結果如圖4 所示。接收時鐘與發送時鐘相同,接收到一幀串行數據,由接收模塊轉換為并行輸出,并且檢驗校驗位和停止位,產生fram ing_ erro r 和parity_ erro r 信號輸出。

          圖4 接收模塊時序仿真波形圖

          圖4 接收模塊時序仿真波形圖

          5 接口控制模塊

          接口控制模塊連接控制發送、接收、波特率發生模塊,并與外部并行總線相連接,從外部(CPU 或單片機) 接收控制信號(nrst, nw rn, nbdn, nrdn) , 來控制 的發送、接收以及內部時鐘的生成。在nw rn 有效并且內部信號tbre= ′0′(發送緩沖寄存器空) 時,將數據總線輸入的并行數據發送給發送模塊數據線din (7: 0) , 執行發送數據功能。在nrdn 有效并且內部信號data_ ready, parity_erro r, fram ing_ erro r 有效時,允許從接收模塊讀入接收到的數據。波特率發生器和發送模塊的并行數據輸入端口共用一個數據總線。

          6 總體電路綜合及仿真

           總體電路如圖5 所示,分別由上述4 個模塊組成。其時序仿真如圖6 所示。

          圖5 UART 總體電路圖

          圖5 總體電路圖

          圖6 UART 總體時序仿真波形圖

          圖6 UART 總體時序仿真波形圖

          觀察圖6, 可以看到串行輸出端口sdo 發送一幀數據為“00101011001”, 第一位為起始位,8 位數據位,校驗位為“0”(偶校驗) , 1 位停止位,空閑狀態位為高電平。并行輸出端口ndout 輸出為“00101010”, 輸入數據幀格式正確,校驗位正確。

          7 結 語

          用 器件實現了UART 異步收發器的核心功能,可以實現對數據的接收和發送,并可以在接收數據時對其校驗位、停止位進行判斷,在發送數據時可以形成完整的一幀數據格式。其接收和發送數據的時鐘有內部波特率發生器產生,根據預置的分頻系數,對外部時鐘進行分頻,產生需要的接收或發送時鐘。將該UART 電路作為一功能塊嵌入到一個 實現的數據采集與處理系統中,成功地實現了和遠端的PC 機進行異步串行通信。實驗證明該UART 電路簡單,工作穩定、可靠,可運用于低端的異步通信。


        上一頁 1 2 下一頁

        關鍵詞: FPGA UART 電路實現

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 来凤县| 资源县| 庄河市| 连江县| 鄯善县| 东方市| 封丘县| 蒲城县| 澳门| 道真| 宜春市| 广水市| 洪湖市| 临桂县| 梁山县| 开原市| 抚远县| 敖汉旗| 江孜县| 封开县| 福鼎市| 米脂县| 公安县| 张家川| 宣恩县| 定西市| 古丈县| 桃园市| 兴国县| 钟山县| 梅河口市| 宜良县| 本溪市| 顺昌县| 什邡市| 德钦县| 玉龙| 淳化县| 鹿泉市| 石景山区| 任丘市|