新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 一種基于Flash型FPGA的高可靠系統設計

        一種基于Flash型FPGA的高可靠系統設計

        作者: 時間:2012-09-10 來源:網絡 收藏

        取一系列的 R0值(0≤R0≤1),按(1)(2)兩式計算出 RTMR和 RTMR+1如下表 1:

        由表 1可以看出, 3+1模結構的可靠性遠高于 3模冗余和單模工作,特別是在子模塊可靠性降低的情況下提高可靠性的效果更為顯著。

        5 結論

        本文提出了一種基于 的高可靠系統解決方案,改進型的 TMR冗余利用片內備份的子系統替換出錯的系統,能夠長期維持 TMR系統,有效地提高可靠性。本文所述思想同樣適用于多芯片 /多機情況下的冗余方案。本系統即將應用于某航天型號設備中,經過初步聯試證明本系統能夠滿足可靠性和性能的要求。

        本文作者創新點:1、將 用于星載測控系統,提高了固件可靠性;2、改進型 TMR(3+1模冗余)改善了三模冗余的不足,延長了系統使用時間,大大提高了系統的可靠性。


        上一頁 1 2 3 下一頁

        關鍵詞: Flash FPGA 系統設計

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 渝北区| 丹东市| 天峨县| 鄂托克前旗| 鲁山县| 平利县| 嵊泗县| 新丰县| 哈尔滨市| 谢通门县| 乌什县| 昌平区| 宁城县| 房山区| 明水县| 门源| 交城县| 隆化县| 彰化县| 普格县| 郓城县| 汤原县| 湟源县| 乳山市| 同江市| 炉霍县| 丰县| 正安县| 望都县| 兴文县| 乌恰县| 大田县| 大足县| 科技| 凤阳县| 都昌县| 蓝山县| 高州市| 佛山市| 怀化市| 祁东县|