新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA可編程輸入輸出單元(IOB)

        FPGA可編程輸入輸出單元(IOB)

        作者: 時(shí)間:2012-11-12 來(lái)源:網(wǎng)絡(luò) 收藏

        輸入/輸出單元簡(jiǎn)稱I/O單元,是芯片與外界電路的接口部分,完成不同電氣特性下對(duì)輸入/輸出信號(hào)的驅(qū)動(dòng)與匹配要求,其示意結(jié)構(gòu)如圖1-2所示。內(nèi)的I/O按組分類,每組都能夠獨(dú)立地支持不同的I/O標(biāo)準(zhǔn)。通過(guò)軟件的靈活配置,可適配不同的電氣標(biāo)準(zhǔn)與I/O物理特性,可以調(diào)整驅(qū)動(dòng)電流的大小,可以改變上、下拉電阻。目前,I/O口的頻率也越來(lái)越高,一些高端的通過(guò)DDR寄存器技術(shù)可以支持高達(dá)2Gbps的數(shù)據(jù)速率。

        本文引用地址:http://www.104case.com/article/189769.htm

        典型的IOB內(nèi)部結(jié)構(gòu)示意圖

        典型的內(nèi)部結(jié)構(gòu)示意圖

        典型的內(nèi)部結(jié)構(gòu)示意圖外部輸入信號(hào)可以通過(guò)模塊的存儲(chǔ)單元輸入到的內(nèi)部,也可以直接輸入FPGA 內(nèi)部。當(dāng)外部輸入信號(hào)經(jīng)過(guò)IOB模塊的存儲(chǔ)單元輸入到FPGA內(nèi)部時(shí),其保持時(shí)間(Hold Time)的要求可以降低,通常默認(rèn)為0。

        為了便于管理和適應(yīng)多種電器標(biāo)準(zhǔn),F(xiàn)PGA的IOB被劃分為若干個(gè)組(bank),每個(gè)bank的接口標(biāo)準(zhǔn)由其接口電壓VCCO決定,一個(gè)bank只能有 一種VCCO,但不同bank的VCCO可以不同。只有相同電氣標(biāo)準(zhǔn)的端口才能連接在一起,VCCO電壓相同是接口標(biāo)準(zhǔn)的基本條件。



        關(guān)鍵詞: FPGA IOB 可編程 輸入輸出

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 磐安县| 沙坪坝区| 西丰县| 宜州市| 申扎县| 镇平县| 达拉特旗| 霞浦县| 大厂| 阿拉善右旗| 竹北市| 南和县| 全州县| 仁布县| 略阳县| 策勒县| 庆阳市| 上思县| 成武县| 佛山市| 淮北市| 昌乐县| 辽源市| 康马县| 成武县| 兴安盟| 墨玉县| 高唐县| 德惠市| 普安县| 襄城县| 岚皋县| 缙云县| 乐业县| 威信县| 昆山市| 宝丰县| 盐亭县| 萨迦县| 根河市| 新野县|