新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 利用CPLD實現(xiàn)FPGA的快速加載

        利用CPLD實現(xiàn)FPGA的快速加載

        作者: 時間:2013-01-17 來源:網(wǎng)絡(luò) 收藏

        (4)加載模塊。當檢測到CPU的標志時開始發(fā)送數(shù)據(jù)對進行加載,加載完成后對自身的發(fā)送完成標志取反,關(guān)閉輸出使能。要注意不同芯片廠家的加載高低位順序不同。是靠dclk的上升沿來采樣數(shù)據(jù)的,所以在dclk的下降沿將數(shù)據(jù)從送出,這樣在端采樣時dclk的上升沿正好對著數(shù)據(jù)的中間,能獲得最大的時序窗口,如圖10所示。

        本文引用地址:http://www.104case.com/article/189703.htm

        f.JPG


        實現(xiàn)程序如圖11所示。
        (5)加載結(jié)束后,F(xiàn)PGA將conf_done信號拉高,通知FPGA加載已經(jīng)完成。

        3 功能、性能測試
        為了驗證方案的有效性,選用Altera的FPGA(EP4SGX530),CPLD(EPM570F256CS),MPC8548搭建了一個加載系統(tǒng),測試結(jié)果如圖12所示,橫軸表示時間,有固定周期的信號為dclk。由圖可知加載成功,加載時鐘頻率約為17 MHz。總體加載時間可由conf_done信號指示,如圖所示橫軸表示時間,從圖上可以看出,加載一個10 MB大小的FPGA配置文件大約需要10 s。

        g.JPG



        4 結(jié)論
        CPU直接對FPGA進行加載的傳統(tǒng)方式,加載一個10 MB的FPGA配置文件大概需要100 s,利用CPLD對FPGA進行加載,只需要約10 s(Local Bus的訪問周期約為200 ns,相對于CPLD對FPGA的加載時間可以忽略不計,兩者可以并行進行),加載速度提高了10倍左右。在有兩個甚至多個FPGA需要加載的系統(tǒng),其優(yōu)勢更為明顯。該方法對只要有CPU,CPLD和FPGA的系統(tǒng)即可移植,并且可以支持Altera,XILINX和LATTICE三大廠家的邏輯器件。


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: CPLD FPGA

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 永济市| 阿拉善盟| 措美县| 阿荣旗| 桂林市| 云林县| 台东市| 宜兴市| 新乡市| 丰县| 剑阁县| 南乐县| 全椒县| 和田市| 武功县| 余江县| 大埔区| 揭西县| 建瓯市| 定兴县| 安顺市| 手游| 马龙县| 伊宁市| 兴和县| 南康市| 徐闻县| 平塘县| 天气| 屯留县| 南皮县| 德化县| 巨野县| 长乐市| 利川市| 浙江省| 徐州市| 阿坝| 清涧县| 汤阴县| 绥芬河市|