新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于雙核Nios II系統的數字預失真器設計

        基于雙核Nios II系統的數字預失真器設計

        作者: 時間:2013-02-01 來源:網絡 收藏

        3功能驗證

        本實驗中采用的功放的中心頻率為710 MHz,線性增益為43 dB,1 dB壓縮點為-8.5 dBm;DPD模型的多項式階數為3,記憶深度為2,輸入到PA的測試信號是具有5 MHz帶寬的WCDMA信號。

        通過圖4和表3可見,WCDMA信號在未加入DPD前,其鄰道頻譜干擾嚴重,ACPR只有19 dB.但加入DPD后,信號的帶外雜散信號得到抑制,且ACPR改善量在15 dB~20 dB之間。同時,加入DPD后的NMSE得到明顯改善,WCDMA信號帶內失真得到了控制。實驗測試表明,DPD的預失真效果理想,達到了預期設計目的。

        本設計在FPGA芯片中實現了一個基于 II的自適應器(DPD)。該穩定可靠,能夠對功放的非線性進行較好的補償,且能夠抑制信號經過功放后的帶外頻譜滋生,同時提高了信號在帶內頻譜的平坦度。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 博野县| 西宁市| 洪湖市| 来凤县| 石嘴山市| 巴马| 宁远县| 宜兰县| 长泰县| 洪雅县| 天气| 佛冈县| 泾源县| 离岛区| 大安市| 余干县| 汨罗市| 红桥区| 庄河市| 方山县| 英超| 阳朔县| 广宁县| 青川县| 上饶县| 宁蒗| 南充市| 盱眙县| 科技| 义马市| 漾濞| 博爱县| 镇雄县| 商河县| 德保县| 昌宁县| 甘谷县| 青浦区| 东平县| 锦屏县| 富宁县|