新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 32階FIR濾波器的FPGA實現

        32階FIR濾波器的FPGA實現

        作者: 時間:2009-12-22 來源:網絡 收藏

        采用上面介紹的凱澤窗,利用Matlab編程計算得到32階低通參數如下:

        本文引用地址:http://www.104case.com/article/188447.htm


        32階低通幅頻特性圖如圖1所示。

        上述求得的系數是浮點型的,而在設計中使用的數據是定點型的,所以在設計之前要將系數轉化為定點型,即系數的量化。在本文中采用數字信號處理(DSP)技術中的Q值法對系數進行量化。為了兼顧精度和所占用的資源,本文的系數用12位二進制來量化,得到的整數系數結果如下:



        關鍵詞: FPGA FIR 濾波器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 隆昌县| 宁夏| 临湘市| 白玉县| 和顺县| 天等县| 龙州县| 紫云| 黑山县| 桃源县| 芮城县| 葫芦岛市| 三门峡市| 资阳市| 蒲江县| 洱源县| 贡觉县| 赤水市| 黄龙县| 天峨县| 资源县| 娄底市| 盘锦市| 焉耆| 宣化县| 珲春市| 桃园县| 健康| 韩城市| 东港市| 遵义市| 顺平县| 婺源县| 威远县| 泾源县| 陇西县| 淳安县| 新兴县| 剑阁县| 札达县| 黄陵县|