汽車電子自適應頻率調(diào)制DC/DC降壓變換器的開發(fā)策略
目前,高頻、高效的DC/DC轉(zhuǎn)換器在汽車電子系統(tǒng)中的應用越來越多。高開關頻率可以使用較小的功率電感和輸出濾波電容,從而減小系統(tǒng)的體積,提高緊湊性并降低成本。高工作效率可以延長汽車電池的使用時間,降低系統(tǒng)功耗,從而減少發(fā)熱量,優(yōu)化系統(tǒng)的熱設計并進一步提高可靠性。但高開關頻率會降低系統(tǒng)的工作效率。因此設計汽車電子應用的DC/DC降壓變換器時必須在開關頻率和工作效率之間作一些折衷處理。
本文引用地址:http://www.104case.com/article/175307.htmDC/DC降壓變換器的最高開關頻率受限于DC/DC的最高輸入電壓、最低輸出電壓和功率管的最小開啟時間,理論極限值可以由下式計算:

公式1
其中fSW(MAX)為最大的開關頻率,tON(MIN)為開關管要求的最小導通時間,VD是續(xù)流二極管的正向壓降,VOUT為正常工作的輸入電壓,VSW為開關管的導通壓降。上式表明tON(MIN)一定時,低占空比要求更低的開關頻率才能保證系統(tǒng)安全的操作,同樣低開關頻率容許更低的輸出輸入電壓比值。輸入電壓依賴于開關頻率的主要原因在于PWM控制器具有最小的導通時間tON(MIN)和截止時間tOFF(MIN)。如果取值為100ns,即開關管開通時的導通時間至少要持續(xù)100ns,低于100ns可能導致功率管MOSFET無法正常開啟。同樣開關管關斷時的截止時間至少要持續(xù)100ns,低于100ns可能導致MOSFET無法正常關斷。這意味著最小和最大占空比為:

公式2
這里fSW是開關頻率,tON(MIN)是最小的導通時間和tOFF(MIN)是最小的截止時間。
上式表明開關頻率降低時,占空比的范圍增加。輸入輸出的電壓范圍也可以增加。優(yōu)化的開關頻率可以保證系統(tǒng)在電感和電容值盡可能小的情況下能夠具有足夠?qū)挼妮斎牍ぷ麟妷悍秶?/p>
通常DC/DC電源芯片的輸入電壓有額定的工作電壓范圍。除了額定工作電壓的限制,實際的輸入電壓還受到其他一些條件的限制,最小的實際輸入工作電壓通常由最大的占空比決定。在輸入電壓最高時,占空比最小,所以在輸出電壓一定的條件下最大的實際輸入工作電壓由PWM控制器的最小占空比決定。tON(MIN)是每個控制器能夠接通高端MOSFET的最短持續(xù)時間。它由內(nèi)部定時延時以及接通高端MOSFET所需要的柵極電荷量決定,低占空比的應用可以接近該最短導通時間限制。
通常DC/DC電源芯片的開關頻率是固定的,但是如果我們可以在輸入電壓增加時降低開關頻率,就可以擴大占空比的范圍,從而在保證輸出電壓精度的條件下擴大輸入電壓的范圍。在很多DC/DC電源芯片中,通過一個管腳對地接一個電阻來設定DC/DC的開關工作頻率。一個典型的應用電路如圖1所示。

圖1: 一種典型的DC/DC應用電路
LT3980的RT腳對地接一個97.6K的電阻,設定LT3980的工作頻率為固定的400KHz,RT電阻為32.4K時的工作頻率則為1MHz.在這種使用外部電阻設置開關頻率的DC/DC變換器中,可以加一個穩(wěn)壓管Z1和限流電阻R1用以在輸入電壓增加時降低開關頻率。

圖2: 通過外接電阻和穩(wěn)壓管調(diào)整DC/DC穩(wěn)壓器的典型電路
在高輸入電壓下,由于頻率降低,而電感值又一定,所以輸出的電流和電壓紋波增加。頻率在較寬的范圍內(nèi)變化時,電感無法優(yōu)化地工作,環(huán)路的補償也無法優(yōu)化。這樣我們就需要在圖2的電路中增加R2和Z2來限制頻率的變化范圍。外接電阻的方法需要系統(tǒng)工程師作仔細的計算,而且容易受到寄生參數(shù)的影響。這里我們通過內(nèi)部電路檢測輸入電壓的變化自動調(diào)整開關頻率,簡化應用電路設計。
(一)電流控制模式的DC/DC降壓變壓器
圖3是電壓控制模式的DC/DC轉(zhuǎn)換器系統(tǒng)結(jié)構(gòu)。其中,EA為誤差放大器,PWM為PWM比較器,Soft start為軟啟動模塊,Band gap reference為帶隙基準源,OSP為降頻保護電路,Oscillator為振蕩器,Logic Latch為邏輯觸發(fā)器,Driver為驅(qū)動開關管PMOS的驅(qū)動電路,OCP為過流保護,UVLO為欠壓保護,OTP為過熱保護。

圖3: 電壓控制模式的DC/DC降壓變換器原理框圖
電路采用具有降頻功能的電壓型PWM控制模式,輸出電壓誤差小。在圖中,PWM控制部分是由誤差放大器和PWM比較器組成,反饋電壓和基準電壓比較后,放大差值以產(chǎn)生一個誤差信號,并經(jīng)過一定的零級點補償后,提供到PWM比較器的一端輸入,同時比較器的另一端輸入是振蕩器電路提供的一定頻率的脈沖時鐘信號。
這個信號將被傳輸?shù)胶蠖说倪壿嬰娐凡糠郑摬糠职≧S觸發(fā)器,以及包含多種保護信號的相關邏輯,它通過接通和斷開驅(qū)動電路來控制電源開關的狀態(tài),從而設置變換器的工作頻率,設定功率管的最大占空比。圖中OSP比較器,主要作用是,當輸出電壓過低,效率下降時,經(jīng)過OSP信號控制振蕩器,以降低PWM比較器輸入端的時鐘信號,從而在相同情況下提高變換器的轉(zhuǎn)換效率。
電路中采用雙電源,Vdd由輸入電壓Vcc通過一個高壓線性穩(wěn)壓器轉(zhuǎn)換而成,為3.3V,而Vcc為輸入高電壓,用于供給使能遲滯電路、帶隙基準源、Vdd生成電路、過流保護以及驅(qū)動電路,這些電路中的MOS管,采用高壓DMOS器件,防止擊穿;而其他與輸入電壓無關的電路,則有Vdd供給,其中的MOS管,采用CMOS器件。
評論