新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 幾種不同的FIR濾波器設計及對比

        幾種不同的FIR濾波器設計及對比

        作者: 時間:2012-03-30 來源:網絡 收藏

        數字通常分成有限脈沖響應(finite impulse response,也就是)和無限脈沖響應(infinite impulse response,也就是IIR)兩大類。 相對于IIR而言,優點是相位線性和性能穩定,應用范圍廣,缺點是需要長的沖擊響應(即高階數)才能得到理想的結果,實現難度較大。因此在FPGA 上實現高性能 濾波器是很具有挑戰性的。下面我們用幾種的方法來完成FIR濾波器,并進行比較。
        FIR 濾波器的系數為{11,-69, -51, 61, 85, -72, -198, -37, 234,72,-631,-922,594,4185,8139,9871,8139,4185,594,-922,-631,72,234,-37,-198,-72,85,61,-51,-69,11}。兩路輸入,輸入信號位寬為7,輸出信號位寬為23。
        輸入為VHDL 語言,輸入輸出信號聲明如下:
        entity receive_low_pass_filter is
        port (chip_input_i : in signed(6 downto 0);

        本文引用地址:http://www.104case.com/article/149307.htm

        chip_input_q : in signed(6 downto 0);
        clk : in std_logic;
        reset : in std_logic;
        data_i_channel_output : out signed(22 downto 0);
        data_q_channel_output : out signed(22 downto 0) );
        end receive_low_pass_filter;
        第一種方法:使用Altera 公司的QuartusII3.0 單獨完成整個過程,在Quartus 中新建一個項目(project),然后將VHDL 文件添加進去,我們選
        擇APEX 系列20K1000EBC652 芯片,執行Start Compilation,得到時序分析報告,發現最大頻率為72.19MHz。
        第二種方法:使用Precision RTL 綜合在不使用任何約束條件下對VHDL 文件進行綜合,如圖2 所示。

        圖 2 Precision RTL 綜合界面
        用綜合得到的網表文件(EDIF 文件)代替Quartus 項目中的VHDL 文件,執行Start Compilation,得到時序分析報告,發現最大頻率為95.2MHz。

        B 時序仿真
        圖4 仿真結果
        以上實例充分驗證了Precision RTL 綜合在FPGA 設計中的重要作用,它對我們設計水平的提高有很大幫助。

        電源濾波器相關文章:電源濾波器原理


        數字濾波器相關文章:數字濾波器原理


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 德格县| 若尔盖县| 安庆市| 石林| 乌审旗| 巴青县| 固镇县| 宝兴县| 承德市| 庆安县| 五常市| 汤原县| 全椒县| 湖口县| 东台市| 穆棱市| 通化市| 石楼县| 彭阳县| 博爱县| 永吉县| 夏河县| 济源市| 奈曼旗| 富源县| 长春市| 来宾市| 鄂托克旗| 岑溪市| 无为县| 平果县| 台湾省| 松江区| 远安县| 米易县| 三原县| 江城| 陇南市| 星座| 景泰县| 东光县|