Cadence推出28納米可靠數字端到端流程
—— 推動千兆門/千兆赫系統級芯片設計
• 精確的全混合信號靜態時序分析與時序驅動式優化,減少模擬與數字設計團隊之間的反復工作。
本文引用地址:http://www.104case.com/article/116705.htm• 全新、帶有統一意圖、提取和收斂、全面集成的3D-IC/功能,跨越數字、全定制與封裝設計,如今可實現優化的性能、尺寸、成本與功率。
“28納米設計的復雜性以及對復雜千兆門/千兆赫設計的支持需要,都要求一種綜合的端到端流程,”Silicon Realization產品市場部高級經理David Desharnais說。“我們獨一無二的硅實現方法讓我們的客戶推進其SoC設計到新的層次,從而為新一代的多媒體、通信與計算應用提供功能最強的芯片。今天我們公布的28納米全面數字硅實現流程是朝著EDA360構想的實現又邁出了一大步。”
基于Encounter的硅實現數字端到端流程所包含的技術有;Encounter RTL Compiler Encounter Digital Implementation System, Encounter Conformal 技術、, Encounter Test、 Encounter Timing System、 Cadence QRC Extraction, Encounter Power System 和 Encounter DFM技術。
評論