首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> vhdl-cpld

        vhdl-cpld 文章 進入vhdl-cpld技術社區

        基于CPLD的PC104系統與CAN總線網絡通信設計

        •   1.引言   可編程邏輯器件PLD(Programmable logic Device)就是由用戶進行編程實現所需邏輯功能的數字專用集成電路ASIC。可編程邏輯器件在現代電子工程設計中得到了廣泛應用。它是在 PAL,GAL等邏輯器件的基礎上發展起來的,具有高密度,高速度,低功耗體系結構和邏輯單元,靈活以及運用范圍寬等特點,同時還具有設計周期短,制造成本低,開發工具先進,標準產品無需測試,質量穩定及可實時布線檢驗等優點。   現場總線技術廣泛應用于工業和軍用測控局域網中,它可以實現較遠距離、較快速度
        • 關鍵字: CPLD  PC104  CAN總線  

        基于SRAM/DRAM的大容量FIFO的設計與實現

        • 1 引言 FIFO(First In First Out)是一種具有先進先出存儲功能的部件。在高速數字系統當中通常用作數據緩存。在高速數據采集、傳輸和實時顯示控制領域中.往往需要對大量數據進行快速存儲和讀取,而這種先進先出的結構特點很好地適應了這些要求,是傳統RAM無法達到的。 許多系統都需要大容量FIFO作為緩存,但是由于成本和容量限制,常采用多個FIFO芯片級聯擴展,這往往導致系統結構復雜,成本高。本文分別針對Hynix公司的兩款SRAM和DRAM器件,介紹了使用CPLD進行接口連接和編程控制,來
        • 關鍵字: FIFO  SRAM  DRAM  CPLD   

        基于FPGA/CPLD的半整數分頻器設計及仿真

        •   1引言   CPLD(ComplexprogrammableLogicDevice,復雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎上發展起來的。同以往的PAL、GAL相比,FPGA/CPLD的規模比較大,適合于時序、組合等邏輯電路的應用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現方案容易改動等特點。由于芯片內部硬件連接關系的描述可以存放在磁盤、ROM、PROM、或E
        • 關鍵字: FPGA  CPLD  分頻器  

        一種基于CPLD的電梯運行控制器設計

        •   1引言   隨著社會的發展。使用電梯越來越普遍,已從原來只在商業大廈、賓館過渡到在辦公室、居民樓等多種建筑中,并且對電梯功能的要求也不斷提高,其相應控制方式也在不斷發生變化。電梯的微機化控制主要有:PLC控制、單板機控制、單片機控制、單微機控制、多微機控制和人工智能控制等。隨著EDA技術的快速發展,PLD器件已廣泛應用于電子設計與控制的各個方面。這里使用CPLD器件,采用VHDL語言設計一個16樓層單個載客箱的電梯控制系統,此控制系統具有使用安全可靠,功能全面的特點,方便人們生活。   2系統總體
        • 關鍵字: CPLD  VHDL  電梯  

        基于CPLD的LED點陣顯示控制器設計

        •   場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關系,可直接對安裝在目標板上的器件編程。它易學、易用、簡化了系統設計,減小了系統規模,縮短設計周期,降低了生產設計成本,從而給電子產品的設計和生產帶來了革命性的變化。   1、系統結構及工作原理   LED點陣顯示控制的傳統方式是采用單片機或系統機作為CPU來實現,當系統顯示的信息比較多時,由于單片機的輸入/輸出端口(I/O)有
        • 關鍵字: CPLD  LED  點陣  

        基于CPLD的數據采集與顯示接口設計及實現

        •   0 引 言   CPLD稱為復雜可編程邏輯設計芯片,它是大規模可編程器件,具有高集成度、高可靠性、高速度的特點。CPLD是利用EDA技術進行電子系統設計的載體。硬件描述語言是EDA技術進行電子系統設計的主要表達手段,VHDL語言是常用的硬件描述語言之一;軟件開發工具是利用EDA技術進行電子系統設計的智能化的自動化設計工具,常用開發工具有QuartusII,Ispexpert,Foundation等。CPLD以高速、高可靠性、串并行工作方式等特點在電子設計中廣泛應用。它打破了軟硬件之間的界限,加速了產
        • 關鍵字: CPLD  MCS-51  數據采集  

        基于ARM+CPLD的實時圖像采集模塊設計

        •   摘要:介紹了32位嵌入式系統及應用現狀,指出了在嵌入式實時圖像采集的重要性和存在問題,提出了一種基于嵌入式系統總線接口的實時圖像采集模塊的實現方法。   關鍵詞:32位嵌入式系統 CMOS攝像 實時圖像采集   1 32位嵌入式系統及其應用現狀   1.1 32位嵌入式系統概述   嵌入式系統是后PC時代的主導,當低端的嵌入式系統無法滿足信息化、智能化、網絡化時代的更高要求時,32位嵌入式系統應運而生。32位嵌入式系統是電腦硬件與軟件的有機結合。嵌入式設計的目的在于滿足某種特殊的功能。嵌入式系
        • 關鍵字: ARM  CPLD  CMOS攝像  

        基于FPGA/CPLD的VHDL語言電路設計優化方法

        •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發展而發展起來的。它是一種面向設計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設計數字系統中最重要的標準語言之一。由于VHDL在語法和風格上類似于高級編程語言,可讀性好,描述能力強,設計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。目前,
        • 關鍵字: FPGA  CPLD  VHDL  

        基于CPLD的LED顯示屏控制電路設計

        •   引言   近年來,隨著計算機技術和集成電路技術的飛速發展,得到廣泛應用的大屏幕顯示系統當屬視頻LED顯示系統。在LED顯示技術中,由于紅色、綠色發光二極管的亮度、光效色差等性能也得到了很大的提高,加之計算機多媒體制作軟件的發展,現在偽彩視頻LED顯示系統的制造成本大大降低,應用領域不斷增加。這種偽彩色視頻LED顯示系統采用了計算機多媒體技術,全同步動態顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經由早期的16級灰度上升現在的256灰度,隨著大規模集成電路和專用元器件的發展,256
        • 關鍵字: CPLD  LED  顯示屏  

        基于CPLD的DRAM控制器設計方法

        •   80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導產品之一,已廣泛應用于電腦終端、程控交換和工控等領域。在該嵌入式微處理器片內,集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動產生DRAM刷新總線周期,它工作于微處理器的增益模式下。經適當編程后,RCU將向將處理器的 BIU(總線接口)單元產生存儲器讀請求。對微處理器的存儲器范圍編程后,BIU單元執行刷新周期時,被編程的存儲器范圍片選有效。   存儲器是嵌入式計算機系統的重要組成部分之一。通常采用靜態
        • 關鍵字: CPLD  DRAM  VHDL  

        基于CPLD的LED顯示屏控制電路設計

        •   引言   近年來,隨著計算機技術和集成電路技術的飛速發展,得到廣泛應用的大屏幕顯示系統當屬視頻LED顯示系統。在LED顯示技術中,由于紅色、綠色發光二極管的亮度、光效色差等性能也得到了很大的提高,加之計算機多媒體制作軟件的發展,現在偽彩視頻LED顯示系統的制造成本大大降低,應用領域不斷增加。這種偽彩色視頻LED顯示系統采用了計算機多媒體技術,全同步動態顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經由早期的16級灰度上升現在的256灰度,隨著大規模集成電路和專用元器件的發展,256
        • 關鍵字: CPLD  LED  顯示屏  

        一種基于CPLD的單片機脈沖信號源設計

        •   單片機產生的脈沖信號源由于是靠軟件實現的,所以輸出頻率及步進受單片機時鐘頻率、指令數和指令執行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號源,脈沖信號源的參數(頻率、占空比)由工控機通過I/O板卡設置,設定的參數由數碼管顯示,這種脈沖信號源與其它脈沖信號發生電路相比具有輸出頻率高、步進小(通過選用高速CPLD可提高頻率及縮小步進)、精度高、參數調節方便、易于修改等優點。   1系統組成及工作原理   脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于
        • 關鍵字: CPLD  Altera  MAX7000  

        基于CPLD的單片機與ISA總線接口的并行通信設計

        •   摘要:介紹了用ALTERA公司MAX7000系列CPLD芯片實現單片機與PC104ISA總線接口之間的關行通信。給出了系統設計方法及程序源代碼。   關鍵詞:CPLD ISA總線 并行通信   CPLD(Complex Programmable Logic Device)是一種復雜的用戶可編程邏輯器件,由于采用連續連接結構,易于預測延時,從而使電路仿真更加準確。CPLD是標準的大規模集成電路產品,可用于各種數字邏輯系統的設計。近年來,由于采用先進的集成工藝和大指量生產,CPLD器件成本不斷下降,集
        • 關鍵字: CPLD  ISA總線  并行通信  

        一種基于ARM和CPLD的嵌入式視覺系統設計

        • 目前,關于視覺系統的研究已經成為熱點,也有開發出的系統可供參考。但這些系統大多是基于PC機的,由于算法和硬件結構的復雜性而使其在小型嵌入式系統中的應用受到了限制。上述系統將圖像數據采集后,視覺處理算法是在PC機上實現的。隨著嵌入式微處理器技術的進步,32位 ARM處理器系統擁有很高的運算速度和很強的信號處理能力,可以作為視覺系統的處理器,代替PC機來實現簡單的視覺處理算法。下面介紹一種基于ARM和 CPLD的嵌入式視覺系統,希望能分享嵌入式視覺開發過程中的一些經驗。 1 系統方案與原理 在嵌入式視覺的
        • 關鍵字: ARM  CPLD  

        基于DSP+CPLD的嵌入式高速圖像通信系統設計

        • 1 引言 隨著現代的圖形采集技術發展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個傳輸速度上的瓶頸,USB2.0的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續處理的要求。系統中采用 DSP+CPLD的硬件設計方案,采用現場可編程芯片 CPLD及兩片 SRAM構成的圖像采集和存儲系統,可以根據不同的需要進行現場編程,具有通用性好、價格相對便宜,易于系統調試,升級等特點。系統中 CPLD選擇的型號是 ALTER
        • 關鍵字: DSP  CPLD  
        共994條 16/67 |‹ « 14 15 16 17 18 19 20 21 22 23 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 清涧县| 密云县| 双鸭山市| 金寨县| 青岛市| 平塘县| 通江县| 榆社县| 双鸭山市| 宣恩县| 射洪县| 丰顺县| 新野县| 凌云县| 台湾省| 湾仔区| 安多县| 茌平县| 高青县| 枣强县| 乌鲁木齐县| 四平市| 龙江县| 山东| 图木舒克市| 威远县| 诸暨市| 攀枝花市| 长泰县| 涞水县| 井研县| 长阳| 上虞市| 海南省| 澄江县| 陈巴尔虎旗| 禹城市| 榆中县| 忻州市| 夏津县| 鱼台县|