首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga

        fpga 文章 最新資訊

        采用靈活的汽車FPGA來提高片上系統(tǒng)級集成和降低物料成本

        • 汽車制造商們堅持不懈地改進車內舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內數字技術的應用。然而,汽車業(yè)較長的開發(fā)周期卻很難跟上最新技術的發(fā)展,尤其是一直處于不斷變化中的車內聯(lián)網規(guī)范,以及那些來自消費市場的快速興起和消失的技術,從而造成了較高的工程設計成本和大量過時。向這些組合因素中增加低成本目標、擴展溫度范圍、高可靠性與質量目標和有限的物理板空間,以及汽車設計中存在的挑戰(zhàn),最多使人進一步感到沮喪。可編程邏輯器件 (PLD),如現場可編程門陣列 (FPGA)
        • 關鍵字: CPLD  FPGA  單片機  汽車電子  嵌入式系統(tǒng)  汽車電子  

        Actel推出業(yè)界最低功耗的FPGA系列——IGLOO

        •   Actel 公司宣布推出業(yè)界最低功耗的現場可編程門陣列 (FPGA) -- IGLOO™ 系列。這個以 Flash 為基礎的產品系列的靜態(tài)功耗為5µW,是最接近競爭產品功耗的四分之一;與目前領先的PLD產品比較,更可延長便攜式應用的電池壽命達5倍,因而奠定了低功耗的新標準。   由于便攜式產品的生命周期短及市場競爭激烈,設計人員必需不斷增加新的功能和復雜性,但卻不能耗用更多的電池能量。這個需求使到可重編程及全功能的Actel IGLOO 方案別具吸引力,足以取代ASIC和 C
        • 關鍵字: Actel  FPGA  單片機  嵌入式系統(tǒng)  

        基于 FPGA 的 MPEG-4 編解碼器

        • 您是否曾想在您的FPGA設計中使用先進的視頻壓縮技術,卻發(fā)現實現起來太過復雜?現在您無需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。 視頻和多媒體系統(tǒng)正變得日益復雜,因此能否獲得適用于您的系統(tǒng)的低成本的可靠 IP 核對您的產品上市極為關鍵。特別是,視頻壓縮算法與標準已變成極為復雜的電路,需要花費很長時間來設計,并且常常成為系統(tǒng)測試和發(fā)貨的瓶頸。這些 MPEG-4 簡易 (simple profile) 編碼器/解碼器核也許正好
        • 關鍵字: FPGA  MPEG-4  編解碼器  單片機  嵌入式系統(tǒng)  

        Altera推出低成本Arria GX FPGA系列

        • Altera公司(NASDAQ: ALTR)今天宣布推出低成本Arria™ GX系列,繼續(xù)擴大了公司在收發(fā)器FPGA市場上的領先優(yōu)勢。Arria GX FPGA經過優(yōu)化,支持速率高達2.5Gbps的PCI Express (PCIe)、千兆以太網(GbE)和Serial RapidIO™ (SRIO)標準;這些標準迅速成為很多市場和應用領域的主流協(xié)議。Arria GX系列的特性包括成熟的Str
        • 關鍵字: Altera  Arria  FPGA  GX  單片機  嵌入式系統(tǒng)  

        亞科鴻禹發(fā)布新版FPGA原型驗證板StarFire6S-DARM

        •   亞科鴻禹科技有限公司(HyperSilicon)于近日在北京推出了名為StarFire6S-DARM的系列新型FPGA原型驗證系統(tǒng)。該公司原有的StarFire5S-V系列主要針對各類視音頻SOC的設計驗證,被國內設計公司廣泛采用累計達20多套。這款新的StarFire6S-DARM系列繼承了StarFire5S-V系列的大部分優(yōu)點,在容量、靈活性和性能指標方面有了進一步提高,同時支持采用各類型ARMTM處理器的SOC驗證,從而適應更廣泛的SOC/ASIC/IP/FPGA的原型驗證和算法實現的要求。
        • 關鍵字: FPGA  StarFire6S-DARM  單片機  嵌入式系統(tǒng)  亞科鴻禹  

        基于CPCI總線架構設計的實時圖像信號處理平臺

        • 摘要:  本文主要介紹了基于CPCI 總線設計的實時信號處理業(yè)務所需的一種專用設備平臺。關鍵詞: CPCI BUS;平臺;實時信號處理;DSP+FPGA 系統(tǒng)設計DSP+FPGA混用設計為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結構設計的。業(yè)務板以FPGA為處理核心,實現數字視頻信號的實時圖像處理,DSP實現了部分的圖像處理算法和FPGA的控制邏輯,并響應中斷,實現數據通信和存儲實時信號。首先,本系統(tǒng)要求DSP可以滿足算法控制結構復雜、運算速度高、尋址靈
        • 關鍵字: 0704_A  BUS  CPCI  DSP+FPGA  單片機  平臺  嵌入式系統(tǒng)  實時信號處理  雜志_設計天地  

        基于FPGA的高階全數字鎖相環(huán)的設計與實現

        • 本文提出了一種基于PI 控制算法的三階全數字鎖相環(huán),采用EDA 技術進行系統(tǒng)設計,并用可編程邏輯器件予以實現。
        • 關鍵字: FPGA  全數字  鎖相環(huán)    

        FPGA與DS18B20型溫度傳感器通信的實現

        • DS18B20是DALLAS公司生產的一線式數字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉換精度,測溫分辨率可達0.0625℃,被測溫度用符號擴展的16位數字量方式串行輸出。  一線式(1-WIRE)串行總線是利用1條信號線就可以與總線上若干器件進行通信。具體應用中可以利用微處理器的I/O端口對DS18B20直接進行通信,也可以通過現場可編程門陣列(FPGA)等可編程邏輯器件(PLD)實現對1-WIRE器件的通信。 
        • 關鍵字: DS18B20  FPGA  傳感器  單片機  嵌入式系統(tǒng)  

        基于ADSP-BF537的視頻SOC驗證方案

        • 本文介紹一種利用嵌入Blackfin處理器的ADSP-BF537作為處理器進行SoC的FPGA實時驗證的方案及其總線接口轉換...
        • 關鍵字: 嵌入式  FPGA  功耗  

        基于IP核的FPGA設計方法

        • 前 言 幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現, 系統(tǒng)制造公司的設計人員正越來越多地采用ASIC 技術集成系統(tǒng)級功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設計能力跟不上制造能力的矛盾也日益突出。現在設計人員已不必全部用邏輯門去設計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設計,ASIC 設計人員可以應用等
        • 關鍵字: ASIC  CPLD  FPGA  IP  單片機  嵌入式系統(tǒng)  

        基于FPGA的MPEG-4編解碼器

        • 您是否曾想在您的 FPGA 設計中使用先進的視頻壓縮技術,卻發(fā)現實現起來太過復雜?現在您無需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。

        • 關鍵字: FPGA  MPEG  編解碼器    

        基于并行流水線結構的可重配FIR濾波器的FPGA實現

        • 1 并行流水結構FIR的原理 在用FPGA或專用集成電路實現數字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現復雜性之間做出選擇,也就是選擇不同的濾波器實現結構。這里運用并行流水線結構來實現速度和硬件面積之間的互換和折衷。 在關鍵路徑插入寄存器的流水線結構是提高系統(tǒng)吞吐率的一項強大的實現技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
        • 關鍵字: FIR濾波器  FPGA  并行流水線  單片機  可重配  嵌入式系統(tǒng)  

        FPGA設計的驗證技術及應用原則

        • FPGA設計和驗證工程師當今面臨的最大挑戰(zhàn)之一是時間和資源制約。隨著FPGA在速度、密度和復雜性方面的增加,完成一個完整時序驗證對人力和計算機處理器、存儲器提出了更多更高的要求。   隨著FPGA器件體積和復雜性的不斷增加,設計工程師越來越需要有效的驗證方。時序仿真可以是一種能發(fā)現最多問題的驗證方法,但對許多設計來說,它常常是最困難和費時的方法之一。過去,采用標準臺式計算機的時序仿真是以小時或分鐘計算的,但現在對某些項目來說,在要求采用高性能64位服務器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
        • 關鍵字: FPGA  驗證  

        基于ARM的FPGA加載配置實現

        • 引言 基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設計和實現。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時,配置數據存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
        • 關鍵字: ARM  FPGA  單片機  配置  嵌入式系統(tǒng)  

        基于SYSTEM C的FPGA設計方法

        • 一、概述  隨著VLSI的集成度越來越高,設計也越趨復雜。一個系統(tǒng)的設計往往不僅需要硬件設計人員的參與,也需要有軟件設計人員的參與。軟件設計人員與硬件設計人員之間的相互協(xié)調就變的格外重要,它直接關系到工作的效率以及整個系統(tǒng)設計的成敗。傳統(tǒng)的設計方法沒有使軟件設計工作與硬件設計工作協(xié)調一致,而是將兩者的工作割裂開來。軟件算法的設計人員在系統(tǒng)設計后期不能為硬件設計人員的設計提供任何的幫助。同時現在有些大規(guī)模集成電路設計中往往帶有DSP Core或其它CPU Core。這些都使得單
        • 關鍵字: C  FPGA  SYSTEM  單片機  嵌入式系統(tǒng)  
        共6414條 411/428 |‹ « 409 410 411 412 413 414 415 416 417 418 » ›|

        fpga介紹

        FPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內部包括可 [ 查看詳細 ]
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 铁岭市| 巴塘县| 碌曲县| 绍兴县| 牡丹江市| 类乌齐县| 澄江县| 巴彦县| 富顺县| 镇原县| 梅州市| 游戏| 全州县| 黔东| 民勤县| 绥芬河市| 涡阳县| 鄂伦春自治旗| 望城县| 永兴县| 长岭县| 高邑县| 景宁| 越西县| 大英县| 金坛市| 三原县| 湖南省| 淄博市| 西宁市| 南康市| 盐边县| 土默特右旗| 锡林浩特市| 涟源市| 深州市| 河南省| 泸州市| 遂宁市| 布拖县| 南雄市|