- 摘要:針對FPGA可以在每次上電時自動獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對FPGA上電后自動加載的系統。該系統可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的
- 關鍵字:
PS模式加載 FPGA FLASH芯片 自動加載系統
- 關于“過孔蓋油”和“過孔開窗”此點(VIA和PAD的用法區分),許多客戶和設計工程師在系統上下單時經常會問這是什么意思,我的文件該選哪一個選項?現就此問題點說明如下:經常碰到這樣的問題,設
- 關鍵字:
過孔蓋油 FPGA PCB
- SoC FPGA器件在一個器件中同時集成了處理器和FPGA體系結構。將兩種技術合并起來具有很多優點,包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發揮了
- 關鍵字:
Altera SoC FPGA
- 通過分析電視測角儀的性能測試需求,結合視頻圖像圖像處理技術,提出了以EP2C35為核心的視頻檢測系統設計方案,通過對CCD采集到的模擬環境的視頻圖像信號進行數字化處理,結合電視測角儀參數檢測原理,對測角儀基本性能指標進行檢測,整個系統以視頻圖像采集系統為基礎,以視頻圖像處理為核心,為電視測角儀的檢測研究提供了一種新的思路。
- 關鍵字:
FPGA 檢測 視頻
- 同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。
- 關鍵字:
跳頻 快速同步 FPGA 獨立信道法 同步頭法
- 摘要:介紹了符合CCSDS標準的RS(255,223)碼譯碼器的硬件實現結構。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結構實現,減小了譯碼器的時延
- 關鍵字:
RS碼 FPGA 譯碼器 有限域 改進的BM算法
- 基于使用戶刷卡消費的數據可進行采集存儲的目的,采用了在FPGA平臺上設計一種射頻卡實時消費記錄系統的方法。該系統采用了FATFS文件系統,可將用戶數據及時保存到SD卡之中。通過對軟硬件模塊和上位機的設計,采用FPGA為開發平臺,對用戶刷卡消費的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實現與計算機的數據交換,達到數據分析的目的。此法便于客戶對消費記錄的核對,具有實際商業價值。
- 關鍵字:
FPGA NIOS II FM1702SL SD 文件系統
- 介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機的運動。利用Verilog HDL硬件描述語言在FPGA中實現了電機控制邏輯,主要包括脈沖控制信號產生、加減速控制、編碼器反饋信號的辨向和細分、絕對位移記錄、限位信號保護邏輯等。論文中給出了FPGA內部一些核心邏輯單元的實現,并利用QuartusⅡ、Modelsim SE軟件對關鍵邏輯及時序進行了仿真。實際使用表明該控制器可以很好控制多軸電機的運動,并且能
- 關鍵字:
VerilogHDL FPGA 多軸控制器 編碼器 四細分
- 針對石油測井儀器須將地下傳感器發送的不同數量級信號進行識別并恢復原始數值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測井控制系統的軟硬件設計與實現的新方法,采用FPGA芯片EP1C6T144C8進行主要時序控制,DSP做算法運算,不依靠GPIO而用數據總線來控制放大模式位。調試以及現場試驗結果表明,該系統能夠準確的實現對整支測井儀器的控制,并且恢復原始數據。
- 關鍵字:
EP1C6T144C8 數據總線 FPGA DSP GPIO
- 為了提高數字調制信號發生器的頻率準確度和穩定度,并使其相關技術參數靈活可調,提出了基于FPGA和DDS技術的數字調制信號發生器設計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個工具軟件,進行基本DDS建模,然后在DDS模塊的基礎上,通過單片機等電路組成的控制單元的邏輯控制作用,根據通信系統中數字調制方式的基本原理,設計并實現了數字調制信號發生器,從而實現二進制頻移鍵控(2FSK)、二進制相移鍵控(2PSK)和二進制幅移鍵控(2ASK)3種基本的二進制數字調制。所得
- 關鍵字:
數字調制信號 直接數字頻率合成器 FPGA DSP Builder
- 頻率特性分析儀可以對被測網絡的頻率特性進行快速的動態測量,得出被測網絡傳輸特性,并將測量結果以數據或圖形的形式實時顯示。傳統的掃頻儀大多結構復雜、體積龐大、價格昂貴且操作復雜。因此,具有低成本、數字化
- 關鍵字:
直接數字頻率合成 數字信號處理器 FPGA 頻率特性測試
- 摘要 基于FPGA內嵌的NiosⅡ處理器,設計了一個實時人臉檢測系統。介紹了基于Haar特征的AdaBoost人臉檢測算法,描述了依據AdaBoost算法的人臉檢測軟件實現過程,最后在以Altera公司CycloneⅡ系列EP2C70為核心芯片的D
- 關鍵字:
人臉檢測 FPGA AdaBoost算法 分類器
- FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用硬核等。每個單元簡介如下:1.可編程輸入/輸出單元(I/O單元)目前大多數FPGA的I/O單元被
- 關鍵字:
FPGA I/O單元 硬核
- 要實現對新的或者更新后的智能電網的最優控制,需要端到端通信和高效的供電網絡,特別是傳輸和分配(T FPGA技術在復雜智能電網輔助支持系統中扮演了關鍵角色。典型子站自動化體系結構如下圖所示:圖1.典型子站自動化體
- 關鍵字:
Cyclone FPGA 智能電網 自動化
- 主要針對目前視頻圖像處理發展的現狀,結合FPGA技術,設計了一個基于FPGA的實時視頻圖像采集與顯示系統。系統采用FPGA作為主控芯片,搭栽專用的編碼解碼芯片進行圖像的采集與顯示,主要包括解碼芯片的初始化、編碼芯片的初始化、FPGA圖像采集、PLL設置等幾個功能模塊。采用FPGA的標準設計流程及一些常用技巧來對整個系統進行編程。重點在于利用FPFA開發平臺對普通相機輸出的圖像進行采集與顯示,最終能在連接的RCA端口顯示屏顯示。
- 關鍵字:
FPGA 視頻圖像采集 顯示系統
fpga-to-asic介紹
您好,目前還沒有人創建詞條fpga-to-asic!
歡迎您創建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473