首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-pwm

        fpga-pwm 文章 最新資訊

        基于DSP與雙目CMOS攝像頭的數字圖像處理系統

        • 摘 要:介紹了基于浮點DSP處理器與雙CMOS攝像頭的數字圖像采集處理系統,探討了系統的基本原理和設計方法,并給出了系統的實現方案。在該系統中,數據采集由兩個相互獨立的CMOS攝像頭完成,并由DSP進行圖像處理,FPGA協同DSP完成時序邏輯控制和組合邏輯控制。處理后的圖像可以通過1394接口輸出。該系統主要由FPGA和DSP實現,設計靈活,具有很強的重構性。  關鍵詞:圖像 圖像處理 DSP FPGA IEEE1394  傳統的數字圖像處理通常
        • 關鍵字: DSP  FPGA  IEEE1394  單片機  嵌入式系統  圖像  圖像處理  消費電子  消費電子  

        G.726語音編解碼器在SoPC中的實現

        • 摘 要:在對G.726語音編解碼標準分析的基礎上給出了基于FPGA的DSP設計流程,利用MATLAB/Simulink、DSP Builder和SOPC Builder工具設計了G.726語音編解碼器,通過仿真實驗驗證了所設計的編解碼器模型的正確性,實現了編解碼器在SoPC系統中的綜合。 關鍵詞:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723標準的基礎上提出的關于把64kbps非線性PCM信號
        • 關鍵字: ADPCM  Builder  DSP  FPGA  MATLAB/Simulink  SoPC  消費電子  消費電子  

        基于FPGA的IPV6數據包的拆裝實現

        • 基于FPGA的IPV6數據包的拆裝實現 王志遠, 杜詩武, 曲 晶(信息工程學院 信息技術研究所,河南 鄭州 450002)    摘 要:介紹了一種運用FPGA將IPV6數據包的包頭和數據部分分離并重新封裝的方法。利用該方法,可以使IPV6數據包的拆裝處理速度達到2Gbit/s以上。   關鍵詞:FPGA IPV6數據包 拆裝 FIFO   筆者在參與國家“863”重大專題項目“高速密碼芯片及驗證平臺系統”的過程中,遇到了將IPV6數據包的包頭和數據部分拆開,然后把數據部分送密碼芯片進行加
        • 關鍵字: FIFO  FPGA  IPV6數據包  拆裝  

        基于DSP和FPGA的ARINC429機載總線接口板的硬件設計

        • 基于DSP和FPGA的ARINC429機載總線接口板的硬件設計 西安交通大學電子與信息工程學院(710049) 種稚萌 王 亮 韓崇昭 李 峰    摘 要:介紹了民用飛機機載數據總線ARINC429的硬件接口板,該接口板采用DSP和FPGA實現四路ARINC429信號收發通道,使整個系統的處理速度大大提高。   關鍵詞:ARINC429總線 DSP FPGA   機載數據總線 ARINC429在當代的運輸機和相當數量的民航客機 (如A310、A300、A600、B757、B767)中有著廣
        • 關鍵字: ARINC429總線  DSP  FPGA  

        基于FPGA實現FIR濾波器的研究

        • 基于FPGA實現FIR濾波器的研究 武漢大學電氣工程學院(430072) 郭曉宇 潘 登 楊同中    摘 要:針對在FPGA中實現FIR濾波器的關鍵——乘法運算的高效實現進行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設計了FIR濾波器。通過FPGA仿真驗證,證明了這一方法是可行和高效的,其實現的濾波器的性能優于用DSP和傳統方法實現的FIR濾波器。最后介紹了整數的CSD表示和還處于研究階段的根據FPGA實現的要求改進的最優表示。   關鍵詞:FPGA DA FIR濾波器 CSD
        • 關鍵字: CSD  DA  FIR濾波器  FPGA  

        內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動和處理方面的應用

        • 內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動和處理方面的應用 北京航空航天大學自動化科學與電氣工程學院(100083) 尹 娜 江 潔 張廣軍    摘 要:介紹了內嵌 ARM核的FPGA芯片EPXA10的主要功能特點、內部結構及工作方式,通過其在圖像驅動和處理方面的應用,體現了EPXA10邏輯控制實現簡單、對大量數據做簡單處理速度快以及軟件編程靈活的特點。   關鍵詞:ARM FPGA EPXA10 圖像驅動 圖像處理   隨著亞微米技術的發展,FPGA芯片密度不斷增加,并以強大的
        • 關鍵字: ARM  EPXA10  FPGA  圖像處理  圖像驅動  

        高速數字串行加法器及其應用

        • 高速數字串行加法器及其應用 深圳南山區科技園中興通訊IC開發一部(518057) 鐘信潮上海盛立亞光網絡系統有限公司 薛小剛深圳南山區科技園中興通訊3G開發(518057) 王 誠     摘 要:與傳統加法器相比,數字串行加法器具有工作頻率高、占用資源少、設計靈活等優點。介紹了數字串行加法器的原理,說明了該加法器在FPGA上的實現要點及其在匹配濾波器設計中的應用。   關鍵詞:加法器 位并行 數字串行 FPGA 匹配濾波器   與傳統DSP相比,定制DSP具有速度更高、設計靈活、易于更改
        • 關鍵字: FPGA  加法器  匹配濾波器  數字串行  位并行  

        Intersil PWM控制器提高了工作效率節省了空間

        •  Intersil推出 ISL6535 高性能 PWM(脈寬調制)控制器。該器件在接近芯片級大小的4mm x 4mm 16-引線 QFN 封裝內整合了控制、柵極電路驅動器、輸出穩壓、監控和保護功能。     Intersil ISL6535 整合了 12V、高速 3A MOSFET柵極電路驅動器,可以實現出色的柵極電路驅動能力,并能利用較經濟的 MOSFET
        • 關鍵字: Intersil  PWM  電源技術  工作效率  空間  控制器  模擬技術  

        利用Virtex-5 FPGA實現更高的性能

        • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一
        • 關鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

        利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP

        • 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個可編程邏輯設備中開發極其復雜且高度定制化的嵌入式系統已成為可能。 隨著芯片性能的不斷增加,如何使設計方法始終高效、多產,成為人們面臨的主要挑戰。嵌入式系統開發的關鍵活動之一是開發板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應用程序成功地初始化,并與連接到處理器的硬件資源進行通信。典型的 BSP 組件包括引導代碼、設備驅動程序代碼和
        • 關鍵字: FPGA  PowerPC  處理器的Virtex  單片機  嵌入式系統  

        SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程

        •   Synplicity宣布其Certify® ASIC RTL 原型設計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業界首款支持多個 FPGA 進行 ASIC 原型設計的產品。Certify 工具將多芯片分組技術與業界一流的 FPGA 綜合技術
        • 關鍵字: ASIC原型驗證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統  

        Linear推出電流模式、頻率可編程PWM控制器

        •   Linear推出電流模式、頻率可編程 PWM 控制器 LTC3805,該器件減小了反激式電源的尺寸和復雜性。就設計額定功率高達 25W 的高效、單端隔離和非隔離反激式轉換器而言,LTC3805 具有所有必需的功能,可用于電信設備、網絡設備、以太網供電(PoE)、汽車、消費電子產品和一般的家用電源。該集成電路具有 40uA 的超低啟動電流,允許使用高阻值輸入電阻和低電容值的電容器,以實現低功耗和快速電源啟動。   LTC38
        • 關鍵字: Linear  PWM  單片機  電流模式  電源技術  工業控制  控制器  模擬技術  頻率可編程  嵌入式系統  工業控制  

        利用Virtex-5 FPGA實現更高性能的方法

        • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構建模塊,特別是新的ExpressFabric?技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一代Virtex-4 FPGA要高
        • 關鍵字: FPGA  Virtex-5  單片機  邏輯構造  嵌入式系統  

        可重構計算技術將漸入民用領域

        • ??? 可重構計算(Reconfigurable Computing) 技術是指在軟件的控制下,利用系統中的可重用資源(如FPGA等可重構邏輯器件),根據應用的需要重新構造一個新的計算平臺,達到接近專用硬件設計的高性能。它避免了微處理器計算模式因為取指、譯碼等步驟導致的性能損失,同時也消除了專用集成電路(ASIC)計算模式因為前期設計制造的復雜過程帶來的高代價和不可重用等缺陷。???? 從某種意義上來說,可重構計算技術并不是什么新技術,
        • 關鍵字: FPGA  可重構計算  嵌入式  

        FPGA實現的FIR算法在汽車動態稱重儀中的應用

        • 引言 車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。 FIR濾波的原理及實現 本文采用FIR數字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統濾波參數,x(n)為采集的信號,
        • 關鍵字: FIR算法  FPGA  動態稱重儀  汽車電子  汽車電子  
        共7257條 468/484 |‹ « 466 467 468 469 470 471 472 473 474 475 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 姚安县| 新河县| 峡江县| 安平县| 澎湖县| 曲松县| 翼城县| 方城县| 姚安县| 岑溪市| 海原县| 牟定县| 康马县| 盐亭县| 潮州市| 翁源县| 乐都县| 红河县| 南澳县| 泗洪县| 正镶白旗| 土默特左旗| 新昌县| 克拉玛依市| 新竹县| 平乐县| 长兴县| 江北区| 玛曲县| 新余市| 黄陵县| 大连市| 新邵县| 墨竹工卡县| 高邮市| 大竹县| 桐梓县| 西安市| 剑川县| 萨迦县| 中江县|