首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> fpga-pwm

        fpga-pwm 文章 最新資訊

        基于FPGA實(shí)現(xiàn)多路模擬信號(hào)自適應(yīng)采集系統(tǒng)

        • 主要介紹基于FPGA實(shí)現(xiàn)多路模擬信號(hào)自適應(yīng)采集系統(tǒng)的設(shè)計(jì)。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982-1,ADG406和運(yùn)放AD824來(lái)搭建硬件平臺(tái);軟件包括FPGA程序和事后數(shù)據(jù)處理程序。系統(tǒng)采用動(dòng)態(tài)8位量化方式克服了固定8位量化對(duì)信號(hào)采集精度的影響,目前已成功用于產(chǎn)品中。
        • 關(guān)鍵字: FPGA  多路  采集系統(tǒng)  模擬信號(hào)    

        步進(jìn)電壓準(zhǔn)確的PWM基準(zhǔn)電壓發(fā)生電路

        • 電路的功能這種PWM式的D-A轉(zhuǎn)換器,數(shù)據(jù)范圍為0~255(8位二進(jìn)制),因此能以10MV為一步,產(chǎn)生0~2.55V的電壓另外通過(guò)改變電阻R2可使?jié)M量程電壓在10V以內(nèi)隨意設(shè)定。電壓變化取決于脈沖占空比,因此,只要基準(zhǔn)電壓穩(wěn)定,
        • 關(guān)鍵字: 電壓  發(fā)生  電路  基準(zhǔn)  PWM  準(zhǔn)確  步進(jìn)  

        低碼率語(yǔ)音編碼MELP聲碼器的SOPC實(shí)現(xiàn)

        • 摘要:討論了低碼率語(yǔ)音編碼MELP的編解碼過(guò)程,有效降低了語(yǔ)音編碼碼率并能使說(shuō)話者個(gè)人語(yǔ)音特征減弱,特...
        • 關(guān)鍵字: SOPC  MELP  語(yǔ)音編碼  FPGA  NiosII  

        SignalTapII ELA的FPGA在線調(diào)試技術(shù)

        • 通過(guò)對(duì)FPGA內(nèi)部信號(hào)的捕獲測(cè)試,可以實(shí)現(xiàn)對(duì)系統(tǒng)設(shè)計(jì)缺陷的實(shí)時(shí)分析和修正。與外部測(cè)試設(shè)備相比,可以總結(jié)出SignalTapII ELA的幾點(diǎn)優(yōu)越性:不占用額外的I/O引腳,不占用PCB上的空間,不破壞信號(hào)的時(shí)序和完整性,不需額外費(fèi)用;從多方面證實(shí),該測(cè)試手段可以減少調(diào)試時(shí)間,縮短設(shè)計(jì)周期。
        • 關(guān)鍵字: SignalTapII  FPGA  ELA  在線調(diào)試    

        誰(shuí)會(huì)在代工投資“盛宴”中缺席?

        •   在前3年之前全球代工總是在看前4大的動(dòng)向,包括臺(tái)積電、聯(lián)電、中芯國(guó)際及特許。然而,臺(tái)積電一家獨(dú)大,聯(lián)電居老二似乎也相安無(wú)事。   自AMD分出Globalfoundries,及ATIC又兼并特許,再把Globalfoundries與特許合并在一起。表面上看少了一個(gè)特許,實(shí)際上由于Globalfoundries在其金主支持下積極建新廠,在代工業(yè)界引發(fā)了波浪,至少誰(shuí)將成為老二成為話題。   加上存儲(chǔ)器大享三星近期開(kāi)始投資代工,放言要接高通的手機(jī)芯片訂單;加上fabless大廠Xilinx改變策略,把2
        • 關(guān)鍵字: 臺(tái)積電  FPGA  28nm  

        基于FPGA的RS485接口誤碼測(cè)試儀的設(shè)計(jì)和實(shí)現(xiàn)

        • 介紹了一種基于FPGA的誤碼測(cè)試儀的設(shè)計(jì)原理、實(shí)現(xiàn)過(guò)程及調(diào)試經(jīng)驗(yàn)。該誤碼測(cè)試系統(tǒng)使用RS485接口,具有原理簡(jiǎn)單、接口獨(dú)特、功能豐富等特點(diǎn),系統(tǒng)具有較好的可擴(kuò)展性。
        • 關(guān)鍵字: FPGA  485  RS  接口    

        子帶分解的自適應(yīng)濾波器的FPGA實(shí)現(xiàn)

        • 基于子帶分解的自適應(yīng)濾波器在提高收斂性能的同時(shí)又可以節(jié)省一定的計(jì)算量。采用Altera公司的仿真軟件Altera DSP Builder和QuartusⅡ7.2進(jìn)行子帶分解的NLMS算法的自適應(yīng)濾波器現(xiàn)場(chǎng)可編程門陣列設(shè)計(jì),利用Simulink和ModelSim對(duì)設(shè)計(jì)方案進(jìn)行了模型仿真和功能仿真,達(dá)到較好的效果。
        • 關(guān)鍵字: FPGA  分解  自適應(yīng)濾波器    

        常用FPGA/CPLD四種設(shè)計(jì)技巧

        • 常用FPGA/CPLD四種設(shè)計(jì)技巧,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
        • 關(guān)鍵字: 技巧  設(shè)計(jì)  FPGA/CPLD  常用  

        AEMB軟核處理器的SoC系統(tǒng)驗(yàn)證平臺(tái)的構(gòu)建

        基于FPGA的RS485接口誤碼測(cè)試儀的設(shè)計(jì)

        • 摘要:介紹了一種基于FPGA的誤碼測(cè)試儀的設(shè)計(jì)原理、實(shí)現(xiàn)過(guò)程及調(diào)試經(jīng)驗(yàn)。該誤碼測(cè)試系統(tǒng)使用RS485接口...
        • 關(guān)鍵字: FPGA  RS485  誤碼測(cè)試儀  

        采用NE5560使電路簡(jiǎn)化的PWM直流伺服電路

        • 電路的功能線性驅(qū)動(dòng)直流伺服電機(jī)時(shí),如輸出晶體管的功率下降,發(fā)熱量就會(huì)增加。大功率條件下,大多采用象本電路那樣的脈沖調(diào)幅驅(qū)動(dòng)方式。通過(guò)晶體管的開(kāi)關(guān)切換作用來(lái)提高功率控制發(fā)熱。PWM電路也可采用分立元件組成。
        • 關(guān)鍵字: 5560  PWM  電路  NE    

        可在1%~99%范圍內(nèi)數(shù)字式設(shè)定占空比的高精度PWM波

        • 電路的功能關(guān)于PWM波的產(chǎn)生,采用最多的方法是用電壓比較器把要調(diào)制的信號(hào)與線性好的三角波進(jìn)行比較。本電路可用數(shù)字據(jù)以1%為1檔在1%~99%范圍內(nèi)準(zhǔn)確無(wú)誤而穩(wěn)定地控制占空比。因此,它可用作校準(zhǔn)、調(diào)整PWM解調(diào)電路或作
        • 關(guān)鍵字: PWM  99  數(shù)字式  設(shè)定    

        可實(shí)現(xiàn)快速鎖定的FPGA片內(nèi)延時(shí)鎖相環(huán)設(shè)計(jì)

        • 摘要:延時(shí)鎖相環(huán)(DLL)是一種基于數(shù)字電路實(shí)現(xiàn)的時(shí)鐘管理技術(shù)。DLL可用以消除時(shí)鐘偏斜,對(duì)輸入時(shí)鐘進(jìn)行分頻、倍頻、移相等操作。文中介紹了FPGA芯片內(nèi)DLL的結(jié)構(gòu)和設(shè)計(jì)方案,在其基礎(chǔ)上提出可實(shí)現(xiàn)快速鎖定的延時(shí)鎖相環(huán)
        • 關(guān)鍵字: FPGA  延時(shí)  鎖相環(huán)    

        使用SignalTap II邏輯分析儀調(diào)試FPGA

        • 摘 要 :本文介紹了可編程邏輯器件開(kāi)發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個(gè)具體的設(shè)計(jì)實(shí)例,詳細(xì)介紹使用SignalTap II對(duì)FPGA調(diào)試的具體方法和步驟。
          關(guān)鍵字 : SignalTap;硬件調(diào)試
        • 關(guān)鍵字: SignalTap  FPGA  邏輯分析儀  調(diào)試    

        復(fù)用器重構(gòu)降低FPGA成本

        • 摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實(shí)際設(shè)計(jì)20%的成本。該算法通過(guò)減少?gòu)?fù)用器所需查找表(LUT)的數(shù)量來(lái)實(shí)現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹(shù)。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
        • 關(guān)鍵字: FPGA  復(fù)用器    
        共7259條 362/484 |‹ « 360 361 362 363 364 365 366 367 368 369 » ›|

        fpga-pwm介紹

        您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
        歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹(shù)莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 安西县| 临桂县| 章丘市| 北宁市| 赤城县| 凉山| 富川| 福清市| 绵竹市| 和平县| 元谋县| 玛多县| 邢台市| 福海县| 巴楚县| 大化| 八宿县| 淳化县| 定西市| 从化市| 云浮市| 衡山县| 徐汇区| 明星| 彭州市| 临泉县| 壤塘县| 巴青县| 宜春市| 乌苏市| 尉氏县| 安图县| 广宁县| 囊谦县| 海宁市| 平原县| 邛崃市| 普格县| 禄丰县| 伊宁县| 治多县|