首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-pwm

        fpga-pwm 文章 最新資訊

        基于FPGA增量式編碼器的接口設計與實現

        • 摘要 光電增量式編碼器,又稱光電角位置傳感器,是電氣傳動系統中用來測量電動機轉速和轉子位置的核心部件。分析了光電編碼器4倍頻原理,提出了一種基于可縞程邏輯器件FPGA對光電增量式編碼器輸出信號4倍頻、鑒相、計
        • 關鍵字: FPGA  增量式編碼器  接口設計    

        基于FPGA的行間轉移面陣CCD驅動電路設計

        • 1、引言電荷耦合器件(CCD)是一種光電轉換式圖像傳感器,它將圖像信號直接轉換成電信號。由于CCD具有集成度高、低功耗、低噪聲、測量精度高、壽命長等諸多優點,因此在精密測量、非接觸無損檢測、文件掃描與航空遙感
        • 關鍵字: FPGA  CCD  轉移  面陣    

        基于SmartFusion的FPGA程序在線升級方案

        • 本文主要介紹一個基于SmartFusion更新FPGA程序的IAP在線升級應用方案。在傳輸距離可靠的情況下,通過UART、SPI或者MAC將用戶板和PC機連接即可實現遠程升級,無需采用FlashPro3等下載器下載程序,也無需手動復位,一切工作均可由串口和上位機自動完成。如圖1所示,IAP在線升級SmartFusion的FPGA程序主要有以下三種方式。UART、SPI以及MAC。
        • 關鍵字: FPGA  SmartFusion  IAP  201111  

        NiosⅡ系統Avalon總線PWM設計

        • 在NiosⅡ系統的構建過程中,SoPC Builder開發環境集成了許多常用類型的設備模型,供開發者調用。在日新月異的嵌入式系統設計中開發環境所集成的接口設備是非常有限的,有時無法滿足開發者的需要,SoPC Builder開發工
        • 關鍵字: Avalon  Nios  PWM  系統    

        功率因數校正器(PFC)在電源應用中的重要作用

        • 傳統的離線開關模式功率轉換器會產生帶高諧波含量的非正弦輸入電流。這會給電源線、斷路開關和電力設施帶來...
        • 關鍵字: PFC  MOSFET  PWM  

        基于ARM與FPGA的可重構設計

        • 可重構技術是指利用可重用的軟硬件資源,根據不同的應用需求,靈活地改變自身體系結構的設計方法。常規SRAM工藝的FPGA都可以實現重構,利用硬件復用原理,本文設計的可重構控制器采用ARM核微控制器作為主控制器,以F
        • 關鍵字: FPGA  ARM  可重構設計    

        Altera繼推出其28nm系列后 續發售Arria V FPGA

        •   Altera公司(NASDAQ: ALTR)宣布,開始發售其28-nm Arria V FPGA。Arria V器件是目前市場上支持10.3125-Gbps收發器技術、功耗最低的中端FPGA。利用該系列的創新特性,在無線、廣播等市場上,設計人員可以定制滿足下一代系統的低功耗、寬帶和低成本需求。Arria V器件是公司于2011年上半年發售Stratix? V系列產品之后發售的另一28-nm系列產品,表明了Altera承諾交付滿足用戶各類設計需求的器件。   Arria V系列采用T
        • 關鍵字: Altera  FPGA  

        Altera續發售Arria V FPGA

        • Altera公司今天宣布,開始發售其28-nm Arria V FPGA。Arria V器件是目前市場上支持10.3125-Gbps收發器技術、功耗最低的中端FPGA。利用該系列的創新特性,在無線、廣播等市場上,設計人員可以定制滿足下一代系統的低功耗、寬帶和低成本需求。Arria V器件是公司于2011年上半年發售Stratix V系列產品之后發售的另一28-nm系列產品,表明了Altera承諾交付滿足用戶各類設計需求的器件。
        • 關鍵字: Altera  FPGA  Stratix V  

        新的LatticeECP4系列重新定義低成本、低功耗FPGA

        • 2011年11月29日消息, 萊迪思半導體公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4?FPGA系列,由其重新定義了低成本,低功耗的中檔FPGA市場,具有6 Gbps的SERDES采用低成本wire-bond封裝,功能強大的DSP塊和具有基于硬IP的通信引擎,適用于成本和功耗敏感的無線、有線、視頻,和計算市場。 LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3?系列為基礎,為主流客戶提供高級功能,同時保持業界領先的低功耗和低成本。對于為各種應用開發主流平
        • 關鍵字: Lattice  FPGA  ECP4  

        提高FPGA設計效能的方案

        • 隨著FPGA密度的增加,系統設計人員能夠開發規模更大、更復雜的設計,從而將密度優勢發揮到最大。這些大規模設計...
        • 關鍵字: 漸進式  FPGA  物理綜合工具  

        提高FPGA設計效能的方法

        • 提高FPGA設計效能的方法,隨著FPGA密度的增加,系統設計人員能夠開發規模更大、更復雜的設計,從而將密度優勢發揮到最大。這些大規模設計基于這樣的設計需求——需要在無線通道卡或者線路卡等現有應用中加入新功能,或者通過把兩種
        • 關鍵字: 方法  效能  設計  FPGA  提高  

        基于一種通用SPI總線接口的FPGA設計與實現

        • 一、引言SPI串行通信接口是一種常用的標準接口,由于其使用簡單方便且節省系統資源,很多芯片都支持該...
        • 關鍵字: SPI總線接口  FPGA  

        基于DSP和CPLD的載波移相多電平PWM實現的研究

        • 1引言隨著電力電子技術和電力半導體技術的迅速發展,中壓大功率傳動設備在石油化工、礦山開采、軋...
        • 關鍵字: 載波移相  多電平  PWM  

        利用電壓下降時間調節PWM轉換器最大占空比

        • 本文描述了在一款最常用的PWM控制器中,如何設計脈寬調制(PWM)轉換器(電壓)下降時間控制電路,利用斜坡電...
        • 關鍵字: PWM  占空比  UCC38C42  

        AVR單片機定時器輸出PWM的設計及注意問題

        • 一、定時/計數器PWM設計要點
            
          根據PWM的特點,在使用ATmega128的定時/計數器設計輸出PWM時應注意以下幾點:
            1.首先應根據實際的情況,確定需要輸出的PWM頻率范圍,這個頻率與控制的對象有關。如輸出PWM波
        • 關鍵字: 設計  注意  問題  PWM  輸出  單片機  定時器  AVR  
        共7259條 286/484 |‹ « 284 285 286 287 288 289 290 291 292 293 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 津市市| 关岭| 龙胜| 清流县| 绥滨县| 大宁县| 临夏县| 视频| 晴隆县| 新津县| 兴隆县| 靖远县| 永嘉县| 利川市| 灵台县| 襄垣县| 仁怀市| 克什克腾旗| 武冈市| 祁东县| 山东省| 资中县| 永吉县| 黔西| 中江县| 江永县| 乡宁县| 高陵县| 武胜县| 柘荣县| 汾西县| 鲁甸县| 临清市| 天台县| 香港 | 武定县| 交口县| 福泉市| 长泰县| 体育| 晋江市|