首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-nios

        fpga-nios 文章 最新資訊

        基于FPGA的NAND FLASH控制器

        • 1 引言在便攜式電子產(chǎn)品如U盤、MP3播放器、數(shù)碼相機(jī)中,常常需要大容量、高密度的存儲器,而在各種存儲器中,NAND FLASH以價格低、密度高、效率高等優(yōu)勢成為最理想的器件。但NAND FLASH的控制邏輯比較復(fù)雜,對時序要求也十分嚴(yán)格,而且最重要的是NAND FLASH中允許存在一定的壞塊(壞塊在使用過程中還可能增加),這就給判斷壞塊、給壞塊做標(biāo)記和擦除等操作帶來很大的難度,于是就要求有一個控制器,使系統(tǒng)用戶能夠方便地使用NAND FLASH,為此提出了一種基于FPGA的NAND FLASH控制器的設(shè)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  NAND  FLASH  嵌入式  

        用單片機(jī)實(shí)現(xiàn)SRAM工藝FPGA的加密應(yīng)用

        •   摘要:首先對采用SRAM工藝的FPGA的保密性和加密方法進(jìn)行原理分析,然后提出一種實(shí)用的采用單片機(jī)產(chǎn)生長偽隨機(jī)碼實(shí)現(xiàn)加密的方法,并詳細(xì)介紹具體的電路和程序。     關(guān)鍵詞:靜態(tài)隨機(jī)存儲器(SRAM) 現(xiàn)場可編程門陣列(FPGA) 加密   在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進(jìn)行重配置,這就使得可以通過監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆
        • 關(guān)鍵字: 靜態(tài)隨機(jī)存儲器(SRAM)  現(xiàn)場可編程門陣列(FPGA)  加密  MCU和嵌入式微處理器  

        基于CPLD/FPGA的出租車計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

        • 1 引言   隨著EDA技術(shù)的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設(shè)計(jì)技術(shù)和工具發(fā)生了巨大的變化,通過EDA技術(shù)對CPLD/FP-GA編程開發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計(jì)費(fèi)器系統(tǒng)。   2 系統(tǒng)總體結(jié)構(gòu)   基于CPLD的出租車計(jì)費(fèi)器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進(jìn)行計(jì)數(shù)(
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  CPLD  FPGA  計(jì)費(fèi)器  嵌入式  

        基于MCU和FPGA靈活設(shè)計(jì)車載信息娛樂系統(tǒng)

        • 應(yīng)用MCU+FPGA的設(shè)計(jì),軟件和外設(shè)硬件都可以在FPGA中變化,整個系統(tǒng)相當(dāng)于一個很容易進(jìn)行升級的軟件,改變硬件就像改變軟件一樣簡單。
        • 關(guān)鍵字: 信息  娛樂  系統(tǒng)  車載  設(shè)計(jì)  MCU  FPGA  靈活  基于  

        基于FPGA的發(fā)電機(jī)組頻率測量計(jì)的實(shí)現(xiàn)

        • 利用Verilog HDL 硬件描述語言自頂向下的設(shè)計(jì)方法和QuartusⅡ 軟件,在復(fù)雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實(shí)現(xiàn)了發(fā)電機(jī)組頻率測量計(jì)的設(shè)
        • 關(guān)鍵字: FPGA  發(fā)電機(jī)組  測量計(jì)  頻率    

        基于FPGA的IDE硬盤接口卡的實(shí)現(xiàn)

        • 引言   本文采用FPGA實(shí)現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個與普通IDE硬盤連接,另一個與計(jì)算機(jī)主板上的IDE接口相連。系統(tǒng)采用FPGA實(shí)現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現(xiàn)接口協(xié)議的方法。   1 IDE接口協(xié)議簡介   1.1 IDE接口引腳定義   IDE(Integrated Drive Electronics)即“電子集成驅(qū)動器”,又稱為A
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  IDE硬盤  ATA-6  嵌入式  

        Actel FPGA 協(xié)助LYYN AB的技術(shù)平臺提高清晰度

        • Actel 公司宣布專業(yè)從事視頻增強(qiáng)技術(shù)的瑞典LYYN AB公司已經(jīng)利用Actel的ProASIC3系列現(xiàn)場可編程門陣列 (FPGA) 器件開發(fā)出軟件和硬件視頻處理平臺,此舉進(jìn)一步顯示了低功耗單芯片F(xiàn)PGA技術(shù)所具備的先進(jìn)創(chuàng)新性。這個解決方案提高了視頻錄像的清晰度,可在雪、霧、水底淤泥和黑暗環(huán)境中提供更好的可見度。LYYN的產(chǎn)品主要用于遙控操作車輛 (ROV) 和飛機(jī) (UAV) 以及便攜式設(shè)備如水底攝像機(jī)和先進(jìn)的監(jiān)視系統(tǒng)等。
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Actel  FPGA  LYYN  嵌入式  

        艾科瑞德推出最新的基于DSP+FPGA軟件無線電應(yīng)用解決方案

        •   北京艾科瑞德科技有限公司日前宣布推出面向軟件無線電(Software Defined Radio,SDR)應(yīng)用的解決方案—FFT-SDR-V4。由于采用了美國德州儀器公司(Texas Instruments,簡稱“TI”)最高運(yùn)算能力的DSP(TMS320C6416, 1G)和Xinlinx高容量的FPGA (2000萬門),解決了軟件無線電發(fā)展中的瓶頸技術(shù)—信號處理的運(yùn)算能力問題。  所謂軟件無線電,就是采用數(shù)字信號處理技術(shù),在可編程控制的通用硬件平臺上,利用軟件來定義實(shí)現(xiàn)無線電臺的各部分功能:包括
        • 關(guān)鍵字: 艾科瑞德  DSP  FPGA  無線電  嵌入式  消費(fèi)電子  

        基于DSP Builder的DDS設(shè)計(jì)及其FPGA實(shí)現(xiàn)

        • 直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點(diǎn);較高的頻率分辨率;可以實(shí)現(xiàn)快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實(shí)現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專用芯片或可編程邏輯芯片實(shí)現(xiàn)DDS[1],專用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]。可編程邏輯器件具有器件規(guī)模大、工作速度快及可編程的硬件特點(diǎn),并且開發(fā)周期短,易于升級,因?yàn)榉浅_m合用于實(shí)現(xiàn)DDS。   1 DDS的
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  Builder  DDS  FPGA  嵌入式  

        基于FPGA的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)

        • 引言   低密度奇偶校驗(yàn)(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗(yàn)矩陣的線性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復(fù)雜度較低, 結(jié)構(gòu)靈活,是近年信道編碼領(lǐng)域的研究熱點(diǎn),目前已廣泛應(yīng)用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領(lǐng)域。LDPC碼已成為第四代通信系統(tǒng)(4G)強(qiáng)有力的競爭者,而基于LDPC碼的編碼方案已經(jīng)被下一代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)DVB-S2采納。   編碼器實(shí)現(xiàn)指標(biāo)分析   作為前向糾錯系統(tǒng)的重要部分,設(shè)計(jì)高速率低復(fù)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  LDPC  FPGA  奇偶校驗(yàn)  嵌入式  

        基于FPGA的步進(jìn)電機(jī)正弦波細(xì)分驅(qū)動器設(shè)計(jì)

        • 摘  要:本設(shè)計(jì)應(yīng)用Altera 公司的Cyclone II系列的FPGA(現(xiàn)場可編程門陣列)實(shí)現(xiàn)了對步進(jìn)電機(jī)正弦波可變細(xì)分控制,并在FPGA中進(jìn)行了具體驗(yàn)證和實(shí)現(xiàn)。該方案綜合運(yùn)用了電流跟蹤型SPWM技術(shù)、PI調(diào)節(jié)、片上可編程系統(tǒng)SOPC技術(shù)、EDA技術(shù)等。步進(jìn)電機(jī)控制系統(tǒng)用FPGA實(shí)現(xiàn)了Nios II軟核處理器與硬件邏輯電路集于一體,發(fā)揮了處理器的靈活性和數(shù)字邏輯電路高速性,有效地解決了步距角的高細(xì)分問題,細(xì)分?jǐn)?shù)最高達(dá)4096,而且細(xì)分?jǐn)?shù)可自動調(diào)節(jié)。實(shí)驗(yàn)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  步進(jìn)電機(jī)驅(qū)動器  Nios  II  嵌入式  

        基于雙Nios II的紅外圖像實(shí)時Otsu局部遞歸分割算法設(shè)計(jì)

        • 摘  要:針對傳統(tǒng)Otsu局部遞歸分割方法很難實(shí)時實(shí)現(xiàn)的局限性,提出了一種適合現(xiàn)場可編程門陣列(FPGA)中Nios II軟核處理器實(shí)現(xiàn)的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標(biāo)區(qū)域作為新的圖像再進(jìn)行一次Otsu分割,得到的結(jié)果作為最終分割閾值.利用并行Nios II和VHDL實(shí)現(xiàn)的硬件加速邏輯協(xié)同設(shè)計(jì)保證算法的實(shí)時實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,在不同的背景下,利用本文設(shè)計(jì)能夠?qū)崟r穩(wěn)定地對目標(biāo)分割提取,具有較好的魯棒性。 關(guān)鍵字:FPGA&nb
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Nios  II  0tsu分割  局部遞歸  嵌入式  

        基于CNN的紅外圖像預(yù)處理系統(tǒng)的研究與設(shè)計(jì)

        • 摘要:本文設(shè)計(jì)了一個以FPGA為核心處理器實(shí)現(xiàn)紅外視頻圖像數(shù)字預(yù)處理的系統(tǒng),利用Altera公司提供的DE2開發(fā)板,把系統(tǒng)大部分的功能模塊集成在一片F(xiàn)PGA 上,大大優(yōu)化了整個系統(tǒng)的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統(tǒng)的設(shè)計(jì)靈活性。細(xì)胞神經(jīng)網(wǎng)絡(luò)IP核的開發(fā),充分利用了細(xì)胞神經(jīng)網(wǎng)絡(luò)在圖像處理方面的優(yōu)勢,提高了整個系統(tǒng)的處理效率。實(shí)現(xiàn)了細(xì)胞神經(jīng)網(wǎng)絡(luò)的一種高效數(shù)字實(shí)現(xiàn)方案,并且采用分布式算法可以提供更高的運(yùn)行速度。 關(guān)鍵詞 邊緣檢測;細(xì)胞神經(jīng)網(wǎng)絡(luò);FP
        • 關(guān)鍵字: 消費(fèi)電子  邊緣檢測  細(xì)胞神經(jīng)網(wǎng)絡(luò)  FPGA  嵌入式  消費(fèi)電子  

        基于FPGA的星地信道模擬系統(tǒng)的研究與設(shè)計(jì)

        • 1 引 言   衛(wèi)星移動通信系統(tǒng)所能提供的業(yè)務(wù)的可行性與質(zhì)量在很大程度上受到衛(wèi)星與移動終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進(jìn)行實(shí)驗(yàn)。由于條件所限,不可能進(jìn)行實(shí)時現(xiàn)場實(shí)驗(yàn),這在技術(shù)和經(jīng)費(fèi)上都存在問題,所以采用一個能反映實(shí)際星地鏈路特性的信道模擬系統(tǒng)可以降低一些難度太大和成本超高的測試試驗(yàn)的難度和成本,是一個很好的解決方法。   1.1 國內(nèi)外的研究狀況   目前有很多科研機(jī)構(gòu)和高校進(jìn)行這方面的研究,例如:澳大利亞南澳大學(xué)研制出移動衛(wèi)星信道模擬器MSCS-1,該模擬器具有記錄和重
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  模擬系統(tǒng)  衛(wèi)星  嵌入式  

        SVS新多畫面產(chǎn)品Altera Cyclone III FPGA 大顯身手

        • Altera宣布,Silicon視頻系統(tǒng)(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來生產(chǎn)市場上最緊湊的高性價比多畫面產(chǎn)品。多畫面產(chǎn)品用于專業(yè)音頻/視頻、安全監(jiān)控和廣播監(jiān)視等需要多幅圖像顯示處理的應(yīng)用中。   在新的SVS多畫面產(chǎn)品中,Cyclone III FPGA實(shí)現(xiàn)了色彩空間轉(zhuǎn)換、FIFO、時鐘轉(zhuǎn)換,支持所有的顯示分辨率。在以前的多畫面產(chǎn)品中,實(shí)現(xiàn)這些功能需要采用多個分立器件。   作為Altera® Cycl
        • 關(guān)鍵字: 消費(fèi)電子  SVS  FPGA  視頻系統(tǒng)  消費(fèi)電子  
        共6525條 413/435 |‹ « 411 412 413 414 415 416 417 418 419 420 » ›|

        fpga-nios介紹

        您好,目前還沒有人創(chuàng)建詞條fpga-nios!
        歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 富平县| 松溪县| 普洱| 青州市| 油尖旺区| 布拖县| 保康县| 乌兰浩特市| 慈溪市| 遵化市| 沁阳市| 伽师县| 大悟县| 平凉市| 图片| 沅陵县| 开封市| 吴忠市| 札达县| 肇庆市| 广水市| 洪湖市| 海阳市| 介休市| 巴楚县| 南涧| 武隆县| 胶州市| 洞头县| 腾冲县| 肥东县| 施甸县| 太湖县| 玛多县| 阜南县| 封开县| 屏边| 农安县| 左贡县| 隆化县| 葫芦岛市|