首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

        fpga+mpu+mcu 文章 最新資訊

        采用FPGA實現脈動陣列

        • 微電子學的發展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
        • 關鍵字: FPGA  脈動  陣列    

        基于AD9430的數據采集系統設計

        • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說明了使用高速FPGA來控制AD9430構成高速(140MSPS)、高精度(12位)數據采集系統的設計方法,并給出了具體實現的系統框圖和測試結果。關鍵詞:數據采集;FPGA;AD9430引言結合實際任務的要求,本文提出了一種基于AD9430的高速數據采集系統,主要用于采集雷達回波。在這個系統中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數據發送出去。由
        • 關鍵字: AD9430  FPGA  數據采集  

        基于FPGA的非對稱同步FIFO設計

        • 摘    要:本文在分析了非對稱同步FIFO的結構特點及其設計難點的基礎上,采用VHDL描述語言,并結合FPGA,實現了一種非對稱同步FIFO的設計。關鍵詞:非對稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數據緩存的電路器件,可應用于包括高速數據采集、多處理器接口和通信中的高速緩沖等各種領域。然而在某些應用,例如在某數據采集和處理系統中,需要通過同步FIFO來連接8位A/D和16位數據總線的MCU,但是由于目前同步FIFO器件的輸入與輸
        • 關鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱同步FIFO  存儲器  

        基于FPGA的高速數字鎖相環的設計與實現

        • 摘    要:本文提出了一種利用邊沿觸發鑒相縮短鎖相環捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現方法。通過對所設計的鎖相環進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環的捕獲性能。關鍵詞:數字鎖相環(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環的一個重要參數,指的是鎖相環從起始狀態到達鎖定狀態所需時間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環能夠對信號相位快速捕獲。因此
        • 關鍵字: FPGA  VHDL  捕獲時間  數字鎖相環(DPLL)  

        內嵌閃存MCU的高性能多通道24位采集系統ADuC845

        • ADuC845是ADI公司新推出的嵌有單指令周期8052閃存MCU、帶兩路24位Δ-∑A/D、雙12位D/A以及兩個靈活脈寬調制輸出的高性能24位數據采集與處理系統芯片。
        • 關鍵字: ADuC  MCU  845  內嵌    

        集系統級FPGA芯片XCV50E的結構與開發

        • VirtexE系列是XILINX公司生產的新型FPGA芯片,可用來進行數十萬邏輯門級的系統設計和百兆赫茲級的高速電路設計。
        • 關鍵字: FPGA  50E  XCV  50    

        基于FPGA的光柵尺信號智能接口模塊

        • 介紹了一種基于ALTERA公司大規模可編程邏輯器件EPF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數電路、接口處理電路的設計原理,風時給出了詳細的電路和仿真波形。
        • 關鍵字: FPGA  光柵  信號  模塊    

        基于FPGA的同步測周期高精度數字頻率計的設計

        • 摘    要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實現進行了仿真驗證,給出了測試結果。關鍵詞:頻率計;VHDL;FPGA;周期測量 在現代數字電路設計中,采用FPGA結合硬件描述語言VHDL可以設計出各種復雜的時序和邏輯電路,具有設計靈活、可編程、高性能等優點。本文將介紹一種基于FPGA,采用同步測周期的方法來實現寬頻段高精度數字頻率計的設計。 圖1 同步測周期計數器
        • 關鍵字: FPGA  VHDL  頻率計  周期測量  

        軟體當家的硬體設計走向

        • 在過去,想獲得更隹的嵌入式產品功能,設計者想到的不二法門往往是采用更新一代的晶片制程技術,要不然,這樣的硬體設計取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準
        • 關鍵字: 嵌入式  FPGA  DSP  

        2005年1月6日,瑞薩推出H8S/2189F微控制器

        •   2005年1月6日,瑞薩宣布推出H8S/2189F 16位片上閃存存儲器微控制器,可以提供業界首個軟件IP(知識產權)保護。H8S/2189F包括完整的標準片上外設功能,通過安裝網絡、圖像處理或其它專用軟件IP,這些外設功能可以用在很多領域。
        • 關鍵字: 瑞薩  MCU  H8S/2189F  Renesas  

        Cyclone II FPGA滿足低成本大批量應用需求

        • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿足低成本大批量應用需求。 市場驅動力   隨著低復雜度FPGA器件成本的不斷下降,具有靈活性和及時面市優勢的FPGA與 ASIC相比更有競爭性,在數字消費市場上的應用也急劇增加。第一代Cyclone系列迄今發售了3百多萬片,在全球擁有3,000多位客戶,對大批量低成本數字消費市場有著巨大的影響,該市場消納了三分之一的器件
        • 關鍵字: FPGA  嵌入式  

        2004年,Rich Templeton 被任命為 TI 總裁兼CEO

        •   2004年,Rich Templeton 被任命為總裁兼首席執行官。
        • 關鍵字: TI  MCU  

        基于FPGA的HDLC轉E1傳輸控制器的實現

        • 摘    要:本文介紹了一種用FPGA實現的HDLC轉E1的協議控制器,能實現將速率為N
        • 關鍵字: E1  FPGA  HDLC  幀結構  

        嵌入式系統中FPGA的被動串行配置方式

        • 嵌入式系統中FPGA的被動串行配置方式,介紹一種在嵌放式系統中使用微處理器被動串行配置方式實現對FPGA配置的方案,將系統程序及配置文件存在系統Flash中,利用微處理器的I/O口產生配置時序,省去配置器件;討論FPGA的各種配置方式及各種配置文件的使用。
        • 關鍵字: 配置  方式  串行  被動  系統  FPGA  嵌入式  

        PHILIPS公司32位FLASH MCU的優勢

        共10075條 663/672 |‹ « 661 662 663 664 665 666 667 668 669 670 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 南平市| 宽甸| 安宁市| 廊坊市| 德兴市| 玉门市| 江北区| 合水县| 铜川市| 拜泉县| 连云港市| 通城县| 宣城市| 郧西县| 南城县| 蒙阴县| 井冈山市| 漳平市| 偏关县| 漳浦县| 峨山| 罗甸县| 尤溪县| 太谷县| 定西市| 南安市| 江华| 长丰县| 陵水| 宿松县| 民乐县| 从化市| 手游| 松原市| 句容市| 民权县| 成武县| 定安县| 扶绥县| 旺苍县| 广汉市|