首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

        fpga+mpu+mcu 文章 最新資訊

        英飛凌推出全新MCU系列產品進軍摩托車引擎控制應用領域

        •   英飛凌科技股份公司近日推出了全新微控制器系列,瞄準不斷增長的全球摩托車引擎控制市場。   32位的XC2700系列微控制器以其卓越的性能將助力全球系統制造商打造經濟高效的摩托車電子引擎裝置,并滿足即將頒布的排放標準要求。中國和印度是世界上最大的摩托車市場,將在明年推出更加嚴格的排放控制標準,這進一步推動了市場對經濟高效的電子引擎管理系統的需求。   預計到2010年,印度的摩托車產量將達到1500萬輛,遠高于2005年的670萬輛。中國到2010年的摩托車產量更將高達2100萬輛,而2005年則為
        • 關鍵字: 嵌入式系統  單片機  英飛凌  MCU  引擎控  MCU和嵌入式微處理器  

        基于FPGA+PCI的并行計算平臺實現

        •   當前對于各種加密算法.除了有針對性的破解算法,最基本的思想就是窮舉密鑰進行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個數較多,遍歷的時間超過實際可接受的范圍。如果計算速度提高到足夠快。這種遍歷的算法因結構設計簡便而具有實際應用的前景。   PCI總線(外設互聯總線)與傳統的總線標準——ISA總線(工業標準結構總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優點,用于取代ISA總線而成為目前臺式計算機的事實I/O總線標準,在普通PC機和工控機上有著廣泛的應
        • 關鍵字: 嵌入式系統  單片機  FPGA  PCI  并行計算  MCU和嵌入式微處理器  

        基于FPGA的分布式算法FIR濾波器設計

        •   引 言   FIR(finite impulse response)濾波器是數字信號處理系統中最基本的元件,它可以在保證任意幅頻特性的同時具有嚴格的線性相頻特性,同時其單位沖激響應是有限的,沒有輸入到輸出的反饋,是穩定的系統。因此,FIR濾波器在通信、圖像處理、模式識別等領域都有著廣泛的應用。   目前FIR濾波器的硬件實現有以下幾種方式:   一種是使用單片通用數字濾波器集成電路,這種電路使用簡單,但是由于字長和階數的規格較少,不易完全滿足實際需要。雖然可采用多片擴展來滿足要求,但會增加體積和
        • 關鍵字: 嵌入式系統  單片機  FIR  FPGA  濾波器  MCU和嵌入式微處理器  

        FPGA奔向45納米

        •   Altera公司技術開發副總裁Mojy Chian博士來到北京,在媒體座談會上介紹了該公司45nm IC開發的情況。他說,45nm相對65nm的優勢要比65nm相對90nm的優勢更大,同時開發難度也更高。Altera通過選擇正確的合作伙伴、采用“第一片硅投產”的方法以及協作設計和工藝開發的方式來實現2008年45nm FPGA的生產。   那個叫Moore的人真幸運。他沒有發現真正的物理定律。他只不過總結并預測了半導體產業的發展規律,但他可能比大多數發現真正定律的物理學家都著名。說他幸運,是因為那個
        • 關鍵字: 嵌入式系統  單片機  FPGA  45納米  IC  模擬IC  

        基于PCA82C250與MCU間的直連通信網絡設計

        •   摘要:在分析了RS-485總線與CAN部遲疑不決的異同點后,以PCA82C250型接口電路為例提出了用CAN總線通信物理層接口電路來替代RS-485總線接口中電路與單片機直接連接進行通信網絡設計,從而可形成一個高性能、低價格且數據通信安全、可靠的分布式測控系統。     關鍵詞:通信物理接口 RS-485總線 CAN總線 MCU 1 概述   用于多機間數據通信的通信物理層接口是分布式測控系統數據共享的工作基礎,傳統的以單片機為核心的分布式多機測控系統為簡化通信物理
        • 關鍵字: 通信物理接口  RS-485總線  CAN總線  MCU  MCU和嵌入式微處理器  

        C語言平臺 縮短SoC前期設計時間

        •   在設計上能減少結構探索時間的C語言平臺,在結構上如何以新思考突破?   以往半導體業者大多使用FPGA(Field Programmable Gate Array)製作樣品(Prototype),接著鎖定幾項晶片重要規格,依此找出最適合該晶片的結構,這種方式最大缺點是作業時間非常冗長。然而,C語言平臺的設計方式則是,利用軟體模擬分析檢討晶片結構,以往FPGA平臺的樣品,大約需要半年左右的結構探索時間,如果採用C語言平臺的設計方式,只需要花費約2周~1個月的時間。   目前開發最快的是日本沖電氣,以
        • 關鍵字: 嵌入式系統  單片機  C語言  SoC  FPGA  MCU和嵌入式微處理器  

        DSP與普通MCU的區別

        • 考慮一個數字信號處理的實例,比如有限沖擊響應濾波器(FIR)。用數學語言來說,FIR濾波器是做一系列的點積。取一個輸入量和一個序數向量,在系數和輸入樣本的滑動窗口間作乘法,然后將所有的乘積加起來,形成一個輸出樣本。 類似的運算在數字信號處理過程中大量地重復發生,使得為此設計的器件必須提供專門的支持,促成了了DSP器件與通用處理器(GPP)的分流: 1 對密集的乘法運算的支持 GPP不是設計來做密集乘法任務的,即使是一些現代的GPP,也要求多個指令周期來做一次乘法。而DSP處理器使用專門的硬件來實
        • 關鍵字: DSP  MCU  MCU和嵌入式微處理器  

        使用32位MCU解決RFID智能標簽/智能卡系統設計難題

        •   無線射頻識別 (RFID) 將成為第一種與條碼技術并存并最終將在低成本識別和個人數據存儲領域取代條碼技術的新興技術。 與條碼技術相比,它具有多種優勢,包括: 1.) 可以存儲更多數據,2.) 可以在標簽中集成一定智能,3.) 可以在一定距離外掃描,以及 4.) 可以減少人為干預。 所有這一切皆因MCU 的使用而成為可能。   EPC 技術對智能標簽的影響   在消費層的部署中,下一代標簽系統必須發展一種新的復雜級別,以應對新應用和全球互操作性所帶來的復雜性。   就像統一產品編碼 (UPC) 是
        • 關鍵字: MCU  智能卡  MCU和嵌入式微處理器  

        FPGA在語音存儲與回放系統中的應用

        •   1 引言   隨著數字信號處理器、超大規模集成電路的高速發展,語音記錄技術已從模擬錄音階段過渡到數字錄音階段。在數字化錄音技術中,壓縮后的語音數據有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統,未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數字化處理,即實現語音的存儲與回放。   2 系統總體結構   數字化語音存儲與回放系統的基本工作原理是將模擬語音信號通過模數轉換器(A/D)轉換成數字信號
        • 關鍵字: 嵌入式系統  單片機  FPGA  語音存儲  MCU和嵌入式微處理器  

        基于FPGA的32 Kbit/s CVSD語音編解碼器的實現

        •   64 Kbit/s的A律或μ律的對數壓擴PCM編碼在大容量的光纖通信系統和數字微波系統中已得到廣泛應用,但由于占用較大的傳輸帶寬和具有復雜的成幀結構,PCM編碼不適合無線語音系統的應用。連續可變斜率增量(Continuously Variable Slope Delta,CVSD)調制以其較低的應用難度、成本和編碼速率,較好的語音質量廣泛應用于戰術通信網、衛星通信、藍牙等無線語音傳輸領域。近年來FPGA不斷發展演化,并在構架方面針對DSP應用有了顯著增強。這些增強使得FPGA能夠支持各領域的眾多復雜D
        • 關鍵字: 嵌入式系統  單片機  FPGA  CVSD  語音編解碼器  MCU和嵌入式微處理器  

        基于FPGA的32Kbit/s CVSD語音編解碼器的實現

        • 筆者結合FPGA的靈活性、強大的數字信號處理能力、較短的開發周期,提出了基于FPGA的32 Kbit/s CVSD語音編解碼器。
        • 關鍵字: FPGA  CVSD  Kbit  32    

        采用AVR單片機對FPGA進行配置

        •     Altera公司的ACEX、FLEX等系列的FPGA芯片應用廣泛,但其FPGA基于SRAM結構,決定電路邏輯功能的編程數據存儲于SRAM中。由于SRAM的易失性,每次上電時必須重新把編程數據裝載到SRAM中,這一過程就是FPGA的配置過程。FPGA的配置分為主動式和被動式。在主動模式下,FPGA上電后主動將配置數據從專用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動模式下,FPGA為從屬器件,由相應的控制電路或微處理器控制配置過程,包括通過下載
        • 關鍵字: 單片機  FPGA  MCU和嵌入式微處理器  

        FPGA的堆疊封裝,欲革背板與SoC的命

        •   FPGA最基本的應用是橋接。隨著FPGA的門數不斷提高,雄心勃勃的FPGA巨頭們早已不滿足這些,他們向著信號處理、互聯性和高速運算方向發展。未來,FPGA還有望與模擬和存儲器廠商合作,做出SIP(堆疊封裝)。   最近,筆者訪問了Xilinx公司的CTO Ivo Bolsens,他說未來的FPGA一方面是在功耗、性能、價格方面進行不停地改進,未來將出現革命性的變化就是利用推迭封裝(SIP),一個封裝里面放多個裸片的技術,那么FPGA平臺可能就會成為一個標準的、虛擬的SoC(Virtual SoC)的
        • 關鍵字: FPGA  SoC  MCU和嵌入式微處理器  

        基于FPGA的計算機防視頻信息泄漏系統設計

        •   假如顯示終端為數字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計算機每個像素點的圖像信號經過數字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當一幀圖像接收完畢時,內部數據處理電路同時激發各像素點對應的微鏡運動,完成一幀圖像的顯示。DMD顯示器峰值數字驅動電壓不超過33.5V,電磁輻射很低,且各微鏡片同時驅動,形成相互干擾的向外輻射信號,解碼難度極大,從而使其成為無信息泄漏的顯示器。此時,視頻電纜的輻射在整個視頻通路
        • 關鍵字: 嵌入式系統  單片機  FPGA  視頻信息  MCU和嵌入式微處理器  

        嵌入式系統中從串配置FPGA的實現

        •   本文主要論述在ARM嵌入式系統中如何實現FPGA從串配置的方法,將系統程序及配置數據存儲在系統Flash中,利用ARM的通用I/O口產生配置時序,省去專用的配置PROM。   文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,FPGA采用xilinx   公司spartan3E系列中的XC3S100E,詳細討論FPGA的從串配置的時序,同時論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實現方法。實踐證明,該方法在成本、體積、靈活性上均具有優勢
        • 關鍵字: 嵌入式系統  單片機  嵌入式  FPGA  MCU和嵌入式微處理器  
        共10077條 635/672 |‹ « 633 634 635 636 637 638 639 640 641 642 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 西宁市| 苏尼特左旗| 晋江市| 砚山县| 灌阳县| 沾化县| 长治县| 休宁县| 凯里市| 威信县| 牟定县| 延边| 呼玛县| 安义县| 顺昌县| 湖南省| 隆回县| 丹江口市| 邹平县| 安义县| 哈尔滨市| 延庆县| 黑水县| 张家港市| 万年县| 黔西| 湘阴县| 藁城市| 神农架林区| 英德市| 泗洪县| 长沙县| 新乐市| 延津县| 阿瓦提县| 老河口市| 江口县| 德江县| 温宿县| 隆子县| 宕昌县|