首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+dsp

        DSP內核—VLIW與SIMD珠聯璧合

        • 2004年5月A版   DSP 在手機、音樂播放器和其他消費品中的應用,直接關系著系統的功能與價格。在適當的價位上,DSP 必需提供足夠的功能滿足當前需求,并且有充裕的可擴展性和空間,以便設計人員對硬件無需大動干戈,便能為系統添加新功能或強化現有功能。   當傳送遠遠超過競爭性的 DSP 引擎級別的功能時,CEVA-X DSP 內核架構也符合這些需求。CEVA 公司前身為 Parthus-Ceva,他們把單指令/多數據(SIMD)和超長指令字(VLIW)兩套方案組合成最佳環(huán)境,使性能發(fā)揮到極致。VLI
        • 關鍵字: DSP  嵌入式  

        汽車電子類MCU/DSP器件及應用

        • 2004年8月B版   MM908E624/25系列單片機主要是為汽車和工業(yè)控制而設計。它們都是由高性能的HC08單片機(MCU)核和SmartMOS集成電路芯片構成,具有集成度高、價格低等特點。   該系列單片機所帶的HC08單片機核基本都是一樣的,都包括16K字節(jié)的片上flash存儲器,512字節(jié)的RAM,兩個16位2通道的定時器,增強型串行通訊接口(ESCI),10位精度的模數轉換器(ADC),串行外設接口(SPI)和16個單片機通用I/O口。   但二者內部的SmartMOS集成電路部分略有
        • 關鍵字: MCU/DSP  嵌入式  

        智能儀表類MCU/DSP

        • 2004年5月B版 引言   儀器儀表是常見的MCU應用場合,通常需要擔任控制器的MCU/DSP具有有效的輸入接口、快捷的數據處理能力、豐富的輸出接口、較低的電源功耗: Freescale為該類應用特別設計了多款合適的微控制器。   MC9S08GB32和68HC08LK24都是HCS08家族成員。HCS08家族是HC08系列單片機的升級產品,使用了增強的HCS08內核和多種外圍功能模塊,更低的工作電壓、業(yè)界領先的FLASH存儲技術和無與倫比的開發(fā)工具支持。 MC68HC908LK24結構特點
        • 關鍵字: MCU/DSP  嵌入式  

        利用DSP智能電機控制提高能量效率

        •   目前,工業(yè)用電的三分之二為電機所消耗,而在居民用電中這一比例亦高達四分之一,有鑒于此,電機的效率問題繼續(xù)受到更大的關注。標準的電機應用完全能以更高的能量效率運行,就電能到機械能的轉換而言,大多數電機的效率較低。這意味著它們浪費了大量的能量,以發(fā)熱的形式散失掉,而未能變換為有用的機械能。   此外,既然一個未受控制的電機必須克服瞬態(tài)機械負載的影響,設計者除了加大電機尺寸外很難作出其它的選擇,而一個尺寸過大的AC感應電機(最常用的電機類型),其效率必然更低,因為電機是在小于其設計負載的條件下工作。 提
        • 關鍵字: DSP  嵌入式  

        基于FPGA的誤碼測試儀

        • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現了其功能。該方案不僅納入了“同步保護”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。 關鍵詞:誤碼測試;FPGA;m序列;同步   在數字通信系統中,為了檢測系統的性能,通常使用誤碼分析儀對其誤碼性能進行測量。誤碼分析儀給工程實際應用帶來了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀、準確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅動電路才能與某些系統接
        • 關鍵字: FPGA  嵌入式  

        2004年,賽靈思成立20周年慶典

        •   2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當地社區(qū),公司慶祝了它的20歲生日。
        • 關鍵字: 賽靈思  FPGA  

        基于DSP的自適應數字抗噪聲模塊

        • 摘 要: 本文介紹了一種基于專用DSP芯片,采用獨特的軟件抗噪聲算法的數字抗噪聲模塊,實現了在120分貝噪聲環(huán)境中話音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關鍵詞: 數字信號處理(DSP);噪聲 概述國內目前第三代抗噪聲產品是利用動態(tài)降噪(DNR)技術。DNR技術是通過變化的話音峰值動態(tài)地調節(jié)輸出話音開關,從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術,但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實現,調試和維修比較麻煩等
        • 關鍵字: 數字信號處理(DSP)  噪聲  模塊  

        橢圓曲線加密的硬件實現

        • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現橢圓曲線加密系統時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現,并與軟件實現的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統加密的安全性從數論的角度來說,任何公鑰密碼系統都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
        • 關鍵字: FPGA  多項式有限域  橢圓曲線加密系統  

        WCDMA速率適配算法的FPGA實現

        • 摘 要: 為了支持多媒體業(yè)務的傳輸,第三代移動通信WCDMA系統采用了獨特的編碼復接方案,同時也加大了系統復雜度,并引入了較長的處理時延。速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產生鑿孔圖樣進行比特積攢搬移的實現方案,縮短了處理延時,大大提高了系統的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網爆炸性的增長以及各種無線業(yè)務需求的增加,傳統的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數據率和承載多媒體業(yè)務為目的的
        • 關鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  

        virterx技術白皮書

        • 平臺FPGA的興起隨著Virtex系列在片上系統(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設計方法。通過實現大量基于FPGA的RISC處理器和處理器內核,賽靈思在這方面已經證實了自己的實力。最早的例子是于1991年實現Philip Freidin的RISC4005/R16 FPGA處理器。Vi
        • 關鍵字: FPGA  Xilinx  

        FPGA實現的FIR算法在汽車動態(tài)稱重儀表中的應用

        • 摘 要: 本文介紹了用FPGA實現的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消
        • 關鍵字: FIR  FPGA  動態(tài)稱重  

        英特爾成功開發(fā)480Mbps之UWB收發(fā)器

        • 日前(4月7日~8日)在甫結束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實現的252Mbps紀錄。據日經BP社消息,英特爾是采用FPGA設計LSI收發(fā)器,這代表著可以使用CMOS技術,以低成本生無線USB收發(fā)器,無線傳輸技術是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個528MHz的頻帶
        • 關鍵字: 英特爾  FPGA  Wisair  

        2004年,SEED成功推出SEED-DTK系列教學實驗箱

        •   2004年,SEED成功推出SEED-DTK系列教學實驗箱, 獨特的創(chuàng)意成功開創(chuàng)DSP教學新概念。
        • 關鍵字: SEED  DSP  

        全數字鎖相環(huán)的設計

        • 摘要:本文在說明全數字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數字鎖相環(huán)的方法,并給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環(huán)的工作過程,最后對一些有關的問題進行了討論。關鍵詞:全數字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術在眾多領域得到了廣泛的應用。如信號處理,調制解調,時鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術。傳統的鎖相環(huán)由模擬電路實現,而全數字鎖相環(huán)(DPLL)與傳統的模擬電路實現的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
        • 關鍵字: DPLL  FPGA  FSK  全數字鎖相環(huán)  

        2003年,SEED-DEC系列DSP模板面市

        •   2003年,SEED-DEC系列DSP模板面市,一種功能、接口齊全DSP模板為行業(yè)客戶應用提供最大空間。
        • 關鍵字: SEED  DSP  
        共9896條 657/660 |‹ « 651 652 653 654 655 656 657 658 659 660 »

        fpga+dsp介紹

        您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
        歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 金阳县| 丰镇市| 会同县| 东源县| 伊宁县| 辽源市| 阿拉善盟| 南康市| 玉溪市| 宜君县| 高要市| 赣榆县| 乌拉特中旗| 辽中县| 霍城县| 桂平市| 呼和浩特市| 黄陵县| 浠水县| 米泉市| 芜湖县| 尼玛县| 蒙城县| 温泉县| 德化县| 绥江县| 新巴尔虎左旗| 曲阳县| 金溪县| 揭东县| 柯坪县| 大田县| 枣庄市| 鹰潭市| 新沂市| 牡丹江市| 新宁县| 葫芦岛市| 桦甸市| 介休市| 特克斯县|