首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應(yīng)用

        • 內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應(yīng)用 北京航空航天大學(xué)自動化科學(xué)與電氣工程學(xué)院(100083) 尹 娜 江 潔 張廣軍    摘 要:介紹了內(nèi)嵌 ARM核的FPGA芯片EPXA10的主要功能特點、內(nèi)部結(jié)構(gòu)及工作方式,通過其在圖像驅(qū)動和處理方面的應(yīng)用,體現(xiàn)了EPXA10邏輯控制實現(xiàn)簡單、對大量數(shù)據(jù)做簡單處理速度快以及軟件編程靈活的特點。   關(guān)鍵詞:ARM FPGA EPXA10 圖像驅(qū)動 圖像處理   隨著亞微米技術(shù)的發(fā)展,F(xiàn)PGA芯片密度不斷增加,并以強大的
        • 關(guān)鍵字: ARM  EPXA10  FPGA  圖像處理  圖像驅(qū)動  

        高速數(shù)字串行加法器及其應(yīng)用

        • 高速數(shù)字串行加法器及其應(yīng)用 深圳南山區(qū)科技園中興通訊IC開發(fā)一部(518057) 鐘信潮上海盛立亞光網(wǎng)絡(luò)系統(tǒng)有限公司 薛小剛深圳南山區(qū)科技園中興通訊3G開發(fā)(518057) 王 誠     摘 要:與傳統(tǒng)加法器相比,數(shù)字串行加法器具有工作頻率高、占用資源少、設(shè)計靈活等優(yōu)點。介紹了數(shù)字串行加法器的原理,說明了該加法器在FPGA上的實現(xiàn)要點及其在匹配濾波器設(shè)計中的應(yīng)用。   關(guān)鍵詞:加法器 位并行 數(shù)字串行 FPGA 匹配濾波器   與傳統(tǒng)DSP相比,定制DSP具有速度更高、設(shè)計靈活、易于更改
        • 關(guān)鍵字: FPGA  加法器  匹配濾波器  數(shù)字串行  位并行  

        S2C成為Tensilica中國地區(qū)最新SoC原型合作伙伴

        •   Tensilica宣布結(jié)盟S2C 公司共建SoC原型合作伙伴關(guān)系。 S2C已將Tensilica的Diamond Standard 108mini集成到TAI Logic Module基于FPGA的 ESL平臺中,并正在開發(fā)針對Tensilica廣受歡迎的Diamond Standard 330HiFi音頻IP核的參考設(shè)計和演示平臺。   S2C基于FPGA的ESL 解決方案能夠使設(shè)計工程師容易和安全地
        • 關(guān)鍵字: S2C  SoC原型  Tensilica  單片機  合作伙伴  嵌入式系統(tǒng)  消費電子  中國地區(qū)  SoC  ASIC  消費電子  

        利用Virtex-5 FPGA實現(xiàn)更高的性能

        • 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實際客戶設(shè)計的基準(zhǔn)將說明Virtex-5ExpressFabric技術(shù)性能平均比前一
        • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統(tǒng)  

        利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP

        • 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個可編程邏輯設(shè)備中開發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。 隨著芯片性能的不斷增加,如何使設(shè)計方法始終高效、多產(chǎn),成為人們面臨的主要挑戰(zhàn)。嵌入式系統(tǒng)開發(fā)的關(guān)鍵活動之一是開發(fā)板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應(yīng)用程序成功地初始化,并與連接到處理器的硬件資源進行通信。典型的 BSP 組件包括引導(dǎo)代碼、設(shè)備驅(qū)動程序代碼和
        • 關(guān)鍵字: FPGA  PowerPC  處理器的Virtex  單片機  嵌入式系統(tǒng)  

        基于SoC的AC97技術(shù)硬件設(shè)計(圖)

        • 摘 要:介紹一種在soc內(nèi)核仿真環(huán)境中設(shè)計ac97音頻控制器的方法,著重闡述了所設(shè)計的音頻控制器以及soc內(nèi)核仿真環(huán)境的結(jié)構(gòu)和原理。本音頻控制器邏輯功能正確,可以與內(nèi)核協(xié)調(diào)工作。關(guān)鍵詞:ac97音頻控制器;soc內(nèi)核仿真;現(xiàn)場可編程門陣列 引言---符合audio codec97協(xié)議(簡稱ac97,是由intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應(yīng)用于個人電腦聲卡,并且為個人信息終端設(shè)備的soc(如intel的pxa250)提供音頻解決方案。本文設(shè)計的音頻控制器可為dsp內(nèi)核提供數(shù)字音頻
        • 關(guān)鍵字: SoC  ASIC  

        SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程

        •   Synplicity宣布其Certify® ASIC RTL 原型設(shè)計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個 FPGA 進行 ASIC 原型設(shè)計的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
        • 關(guān)鍵字: ASIC原型驗證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統(tǒng)  

        基于嵌入式技術(shù)的SoC是微電子科學(xué)發(fā)展的重要方向

        • 21世紀(jì),微電子科學(xué)與技術(shù)將是集成系統(tǒng)芯片(SoC)的時代,集成電路(IC)將發(fā)展為集成系統(tǒng)芯片。IC芯片是通過印刷電路板(PCB)等技術(shù)實現(xiàn)整機系統(tǒng)的。盡管IC的速度很高、功耗很小,但由于PCB板中IC芯片之間的連線延時、噪聲、PCB板可靠性以及重量等因素的限制,整機系統(tǒng)性能受到很大的限制。隨著系統(tǒng)向高速度、低功耗、低電壓和多媒體、網(wǎng)絡(luò)化、移動化的發(fā)展,系統(tǒng)對電路的要求越來越高,傳統(tǒng)集成電路已無法滿足性能日益提高的整機系統(tǒng)的要求。隨著IC設(shè)計與制造技術(shù)水平的提高,集成電路規(guī)模越來越大,目前已可以在一個芯
        • 關(guān)鍵字: 0701_A  單片機  嵌入式系統(tǒng)  雜志_關(guān)注焦點  SoC  ASIC  

        利用Virtex-5 FPGA實現(xiàn)更高性能的方法

        • 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric?技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實際客戶設(shè)計的基準(zhǔn)將說明Virtex-5ExpressFabric技術(shù)性能平均比前一代Virtex-4 FPGA要高
        • 關(guān)鍵字: FPGA  Virtex-5  單片機  邏輯構(gòu)造  嵌入式系統(tǒng)  

        可重構(gòu)計算技術(shù)將漸入民用領(lǐng)域

        • ??? 可重構(gòu)計算(Reconfigurable Computing) 技術(shù)是指在軟件的控制下,利用系統(tǒng)中的可重用資源(如FPGA等可重構(gòu)邏輯器件),根據(jù)應(yīng)用的需要重新構(gòu)造一個新的計算平臺,達到接近專用硬件設(shè)計的高性能。它避免了微處理器計算模式因為取指、譯碼等步驟導(dǎo)致的性能損失,同時也消除了專用集成電路(ASIC)計算模式因為前期設(shè)計制造的復(fù)雜過程帶來的高代價和不可重用等缺陷。???? 從某種意義上來說,可重構(gòu)計算技術(shù)并不是什么新技術(shù),
        • 關(guān)鍵字: FPGA  可重構(gòu)計算  嵌入式  

        FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀中的應(yīng)用

        • 引言 車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導(dǎo)致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消除干擾。 FIR濾波的原理及實現(xiàn) 本文采用FIR數(shù)字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統(tǒng)濾波參數(shù),x(n)為采集的信號,
        • 關(guān)鍵字: FIR算法  FPGA  動態(tài)稱重儀  汽車電子  汽車電子  

        低功耗FPGA設(shè)計技術(shù)

        • 一、前言      隨著系統(tǒng)功率預(yù)算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎(chǔ)設(shè)施而言,電路板冷卻、機箱體積小型化以及系統(tǒng)可靠性在系統(tǒng)設(shè)計中都起著重要的作用。對e-應(yīng)用,電池壽命、熱耗散和小體積尺寸是主要的設(shè)計難點。選用智能器件,輔以正確的設(shè)計技巧增加了符合功率預(yù)算的可能性。盡管可編程邏輯器件(PLD)有很好的性能,然而卻以犧牲功耗為代價。Actel公司的抗熔斷型FPGA提供低功耗且高性能應(yīng)用的理想解決方案。本文涵蓋Actel eX系列以及SX/SX-A系列器件,詳細描述了器件的結(jié)構(gòu)特點與設(shè)計技巧。
        • 關(guān)鍵字: FPGA  低功耗  

        賽靈思推出系統(tǒng)性能最高、編譯時間最快的ISE WEBPACK 9.1i設(shè)計套件

        • 可免費下載并同時支持Windows和Linux平臺的設(shè)計套件,能降低平均10%的動態(tài)功耗并提供擴展的FPGA器件支持      2007年1月30日,北京 - 全球領(lǐng)先的可編程邏輯解決方案提供商賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費下載的邏輯設(shè)計套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundatio
        • 關(guān)鍵字: FPGA  Linux  Windows  

        FPGA與CPLD的區(qū)別

        • 管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。②CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。 ③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,FPGA主要通過
        • 關(guān)鍵字: CPLD  FPGA  

        基于S3C44B0X的嵌入式Socket通信設(shè)計

        • 隨著微電子技術(shù)的不斷創(chuàng)新和發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛滲透到科學(xué)研究、工程設(shè)計、國防軍事、自動化控制領(lǐng)域以及人們?nèi)粘I畹姆椒矫婷妗S汕度胧轿⒖刂破鹘M成的系統(tǒng)其最明顯的優(yōu)勢就是可以嵌入到任何微型或小型儀器和設(shè)備中。 嵌入式系統(tǒng)是指將應(yīng)用程序、操作系統(tǒng)與計算機硬件集成在一起的系統(tǒng)。它以應(yīng)用為中心、以計算機技術(shù)為基礎(chǔ),而且軟硬件可以裁剪,因而是能滿足應(yīng)用系統(tǒng)對功能、可靠性、成本、體積和功耗的嚴(yán)格要求的專用計算機系統(tǒng)1。嵌入式系統(tǒng)與通信、網(wǎng)絡(luò)技術(shù)的結(jié)合可以極大地增強網(wǎng)絡(luò)的智能化與靈活性,拓展通信功能,從而實現(xiàn)
        • 關(guān)鍵字: 通訊  網(wǎng)絡(luò)  無線  SoC  ASIC  
        共7983條 510/533 |‹ « 508 509 510 511 512 513 514 515 516 517 » ›|

        fpga soc介紹

        您好,目前還沒有人創(chuàng)建詞條fpga soc!
        歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 乌鲁木齐市| 启东市| 吴川市| 温州市| 交口县| 香港 | 云浮市| 毕节市| 镇巴县| 津南区| 巴彦县| 闻喜县| 龙井市| 咸阳市| 南投县| 广河县| 墨竹工卡县| 比如县| 洛隆县| 忻城县| 会昌县| 迁安市| 锦屏县| 星子县| 新昌县| 太保市| 仪陇县| 延寿县| 江门市| 克东县| 宁明县| 门源| 揭东县| 迁西县| 大田县| 郸城县| 璧山县| 凭祥市| 忻城县| 龙门县| 博白县|