首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> flash fpga

        flash fpga 文章 最新資訊

        FPGA設計開發(fā)軟件ISE使用技巧之:典型實例-ChipScope功能演示

        •   6.8 典型實例11:ChipScope功能演示   6.8.1 實例的內容及目標   1.實例的主要內容   本節(jié)通過一個簡單的計數器,使用ChipScope的兩種實現流程,基于Xilinx開發(fā)板完成設計至驗證的完整過程。本實例的工作環(huán)境如下。   · 設計軟件:ISE 7.1i。   · 綜合工具:ISE自帶的XST。   · 仿真軟件:ModelSim SE 5.8C。   · 在線調試:ChipScope Pro 8.2i。
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:片上邏輯分析儀(ChipScope Pro)使用技巧

        •   6.7 片上邏輯分析儀(ChipScope Pro)使用技巧   在FPGA的調試階段,傳統(tǒng)的方法在設計FPGA的PCB板時,保留一定數量的FPGA管腳作為測試管腳。在調試的時候將要測試的信號引到測試管腳,用邏輯分析儀觀察內部信號。   這種方法存在很多弊端:一是邏輯分析儀價格高昂,每個公司擁有的數量有限,在研發(fā)期間往往供不應求,影響進度;二是PCB布線后測試腳的數量就確定了,不能靈活地增加,當測試腳不夠用時會影響測試,測試管腳太多又影響PCB布局布線。   ChipScope Pro是ISE下
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:增量式設計(Incremental Design)技巧

        •   6.6 增量式設計(Incremental Design)技巧   本節(jié)將對ISE下增量式設計做一個全面的介紹。FPGA作為一種現場可編程邏輯器件,其現場可重編程特性能夠提高調試速度。每次硬件工程師可以很方便地改變設計,重新進行綜合、實現、布局布線,并對整個設計重新編程。   然而當設計算法比較復雜時,每一次綜合、實現、布局布線需要花很長的時間。即使僅僅改變設計中的一點,也會使綜合編譯的時間成倍增加。而且更為麻煩的是如果整個工程的運行頻率很高,對時序的要求也很嚴格,這樣重新布線往往會造成整個時序錯
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:編譯與仿真設計工程

        •   6.5 編譯與仿真設計工程   編寫代碼完成之后,一個很重要的工作就是驗證代碼功能的正確性,這就需要對代碼進行編譯與仿真。編譯主要是為了檢查代碼是否存在語法錯誤,仿真主要為了驗證代碼實現的功能是否正確。   編譯和仿真設計工程在整個設計中占有很重要的地位。因為代碼功能不正確或代碼的編寫風格不好對后期的設計會有很大的影響,所以需要花很多時間在設計工程的仿真上。   在這一節(jié)中將通過一個具體的實例來介紹如何對編譯工程代碼以及如何使用ISE自帶的仿真工具ISE Simulator進行仿真。   1.
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:創(chuàng)建設計工程

        •   6.4 創(chuàng)建設計工程   本節(jié)將重點講述如何在ISE下創(chuàng)建一個新的工程。要完成一個設計,第一步要做的就是新建一個工程。具體創(chuàng)建一個工程有以下幾個步驟。   (1)打開Project Navigator,啟動ISE集成環(huán)境。   ISE的啟動請參見6.2節(jié)。   (2)選擇“File”/“New Project”菜單項,啟動新建工程對話框。   會彈出如圖6.9的對話框。   如圖6.9所示,新建工程時需要設置工程名稱和新建工程的路徑,還要設置
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:ISE軟件的設計流程

        •   6.3 ISE軟件的設計流程   Xilinx公司的ISE軟件是一套用以開發(fā)Xilinx公司的FPGA&CPLD的集成開發(fā)軟件,它提供給用戶一個從設計輸入到綜合、布線、仿真、下載的全套解決方案,并很方便地同其他EDA工具接口。   其中,原理圖輸入用的是第三方軟件ECS;狀態(tài)圖輸入用的是StateCAD;HDL綜合可以使用Xilinx公司開發(fā)的XST、Synopsys公司開發(fā)的FPGA Express和Synplicity公司的Synplify/Synplify Pro等;測試激勵可以是圖
        • 關鍵字: FPGA  Xilinx  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:ISE軟件的安裝與啟動

        •   6.2 ISE軟件的安裝與啟動   6.2.1 ISE軟件的安裝   ISE的安裝改變了license管理方式,在安裝后并不需要任何license支持,僅僅是在這安裝過程式中輸入ISE的注冊序列號(Register ID)即可。ISE 7.1i安裝啟動界面如圖6.1所示。        圖6.1 ISE 7.1i安裝啟動界面   安裝ISE時只需要根據所選的版本是在PC機或工作站上,然后根據軟件的提示安裝即可,這里不做詳細敘述,只對安裝的幾個問題進行說明。   1.環(huán)境變量
        • 關鍵字: FPGA  ISE  

        FPGA設計開發(fā)軟件ISE使用技巧之:ISE軟件簡介

        •   ISE軟件簡介   Xilinx作為當界上最大的FPGA/CPLD生產商之一,長期以來一直推動著FPGA/CPLD技術的發(fā)展。其開發(fā)的軟件也不斷升級換代,由早期的Foundation系列逐步發(fā)展到目前的ISE 9.x系列。   ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設計平臺,該平臺集成了設計、輸入、仿真、邏輯綜合、布局布線與實現、時序分板、芯片下載與配置、功率分析等幾乎所有設計流程所需工具。   ISE系列軟件分為4個系列:WebPACK、BaseX、Fo
        • 關鍵字: FPGA  ISE  

        基于京微雅格低功耗FPGA的8b/10b SERDES的接口設計

        •   摘要   串行接口常用于芯片至芯片和電路板至電路板之間的數據傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨立的ASSP 或ASIC 器件。在過去幾年中已經看到有內置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。   本方案是以CME最新的低功耗系列FPGA的HR03為平臺,實現8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數字化的方法實現SERDES的CD
        • 關鍵字: 京微雅格  FPGA  

        零基礎學FPGA(十一)一步一腳印之基于FIFO的串口發(fā)送機設計全流程及常見錯誤詳解

        •   記得在上幾篇博客中,有幾名網友提出要加進去錯誤分析這一部分,那我們就從今天這篇文章開始加進去我在消化這段代碼的過程中遇到的迷惑,與大家分享。   今天要寫的是一段基于FIFO的串口發(fā)送機設計,之前也寫過串口發(fā)送的電路,這次寫的與上次的有幾分類似。這段代碼也是我看過別人寫過的之后,消化一下再根據自己的理解寫出來的,下面是我寫這段代碼的全部流程和思路,希望對剛開始接觸的朋友來說有一點點的幫助,也希望有經驗的朋友給予寶貴的建議。   首先來解釋一下FIFO的含義,FIFO就是First Input Fi
        • 關鍵字: FPGA  FIFO  

        美高森美發(fā)布領先的FPGA新產品概覽

        •   1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA   美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設計和系統(tǒng)層次上的安全特性都比其他領先FPGA制造商更先進。新的數據安全特性現已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術,以期構建高度差
        • 關鍵字: 美高森美  SmartFusion2  FPGA  

        國際大廠找Mobile RAM貨源 敲開與臺廠合作大門

        •   存儲器廠持續(xù)在eMCP(eMMC結合MCP封裝)領域擴大進擊,繼東芝(Toshiba)與南亞科洽談策略聯(lián)盟,新帝(SanDisk)亦傳出首度來臺尋找移動式存儲器Mobile RAM合作伙伴,考慮與南亞科簽定長約或包下產能,顯示國際存儲器大廠亟欲尋找Mobile RAM貨源,并敲開與臺廠合作大門。   半導體業(yè)者透露,在三星電子和SK海力士主導下,智能型手機內建存儲器規(guī)格從eMMC轉為eMCP,原本NAND Flash芯片外加關鍵零組件Mobile RAM芯片,2015年東芝??新帝陣營將展開大反撲。
        • 關鍵字: NAND Flash  Mobile RAM  

        NAND Flash價格續(xù)滑 難擺脫供給過剩困境

        •   由于MLC(Multi-Level Cell)NAND Flash供應量持續(xù)增加,造成價格連續(xù)兩個月下滑,業(yè)界預期若三星電子(Samsung Electronics)等業(yè)者提高TLC(Triple-Level Cell)NAND Flash生產比重,后續(xù)MLC產品價格下滑情況恐將更明顯。   根據韓媒DigitalTimes報導,由于USB、硬碟與記憶卡市場進入淡季,加上庫存堆積,導致NAND Flash價格走滑,市場供給過剩情況恐持續(xù)到農歷春節(jié)。業(yè)界認為目前NAND Flash下滑走勢雖大部分是受
        • 關鍵字: NAND Flash  三星  

        FPGA時序約束的6種方法

        •   對自己的設計的實現方式越了解,對自己的設計的時序要求越了解,對目標器件的資源分布和結構越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設計的時序約束目標就會越清晰,相應地,設計的時序收斂過程就會更可控。   下文總結了幾種進行時序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標號為0.   1.核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時序約束
        • 關鍵字: FPGA  時序約束  

        從硬件角度討論FPGA開發(fā)框架

        •   FPGA采用了邏輯單元陣列概念,內部包括可配置邏輯模塊、輸出輸入模塊和內部連線三個部分。每一塊FPGA芯片都是由有限多個帶有可編程連接的預定義源組成來實現一種可重構數字電路。   長久以來新型FPGA的功能和性能已經為它們贏得系統(tǒng)中的核心位置,成為許多產品的主要數據處理引擎。   鑒于FPGA在如此多應用中的重要地位,采取正式且注重方法的開發(fā)流程來處理FPGA設計比以往更加重要。該流程旨在避免開發(fā)周期后期因發(fā)現設計缺陷而不得不進行費時費錢的設計修改,而且該缺陷還可能對項目進度計劃、成本和質量造成災
        • 關鍵字: FPGA  
        共6885條 146/459 |‹ « 144 145 146 147 148 149 150 151 152 153 » ›|

        flash fpga介紹

        您好,目前還沒有人創(chuàng)建詞條flash fpga!
        歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 栾城县| 榆林市| 四会市| 桐梓县| 民县| 顺义区| 高雄县| 吕梁市| 凤阳县| 长宁县| 台东县| 焉耆| 宝山区| 密山市| 怀仁县| 贵德县| 平利县| 澄江县| 大渡口区| 禹城市| 晋中市| 麻栗坡县| 保靖县| 黄浦区| 堆龙德庆县| 茌平县| 应用必备| 昆明市| 西乌珠穆沁旗| 舞钢市| 民乐县| 濉溪县| 马尔康县| 东乌珠穆沁旗| 景宁| 镇赉县| 如东县| 青田县| 新干县| 南昌市| 和平县|