2004年4月A版
摘 要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現了其功能。該方案不僅納入了“同步保護”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。
關鍵詞:誤碼測試;FPGA;m序列;同步
在數字通信系統中,為了檢測系統的性能,通常使用誤碼分析儀對其誤碼性能進行測量。誤碼分析儀給工程實際應用帶來了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀、準確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅動電路才能與某些系統接
關鍵字:
FPGA 嵌入式
2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當地社區,公司慶祝了它的20歲生日。
關鍵字:
賽靈思 FPGA
摘 要: 本文介紹了一種基于專用DSP芯片,采用獨特的軟件抗噪聲算法的數字抗噪聲模塊,實現了在120分貝噪聲環境中話音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關鍵詞: 數字信號處理(DSP);噪聲 概述國內目前第三代抗噪聲產品是利用動態降噪(DNR)技術。DNR技術是通過變化的話音峰值動態地調節輸出話音開關,從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術,但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實現,調試和維修比較麻煩等
關鍵字:
數字信號處理(DSP) 噪聲 模塊
摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現橢圓曲線加密系統時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現,并與軟件實現的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統加密的安全性從數論的角度來說,任何公鑰密碼系統都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
關鍵字:
FPGA 多項式有限域 橢圓曲線加密系統
摘 要: 為了支持多媒體業務的傳輸,第三代移動通信WCDMA系統采用了獨特的編碼復接方案,同時也加大了系統復雜度,并引入了較長的處理時延。速率適配算法是業務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產生鑿孔圖樣進行比特積攢搬移的實現方案,縮短了處理延時,大大提高了系統的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網爆炸性的增長以及各種無線業務需求的增加,傳統的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數據率和承載多媒體業務為目的的
關鍵字:
FPGA 保留比特搬移 編碼復接 速率適配 鑿孔圖樣
平臺FPGA的興起隨著Virtex系列在片上系統(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業界涉足并確立了基于FPGA的SoC設計方法。通過實現大量基于FPGA的RISC處理器和處理器內核,賽靈思在這方面已經證實了自己的實力。最早的例子是于1991年實現Philip Freidin的RISC4005/R16 FPGA處理器。Vi
關鍵字:
FPGA Xilinx
摘 要: 本文介紹了用FPGA實現的FIR算法,并對這種算法應用于汽車動態稱重儀表中的結果做了分析。實踐證明此算法用于動態稱重具有良好的效果。關鍵詞: FPGA;FIR;動態稱重引言車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消
關鍵字:
FIR FPGA 動態稱重
日前(4月7日~8日)在甫結束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實現的252Mbps紀錄。據日經BP社消息,英特爾是采用FPGA設計LSI收發器,這代表著可以使用CMOS技術,以低成本生無線USB收發器,無線傳輸技術是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個528MHz的頻帶
關鍵字:
英特爾 FPGA Wisair
2004年,SEED成功推出SEED-DTK系列教學實驗箱, 獨特的創意成功開創DSP教學新概念。
關鍵字:
SEED DSP
摘要:本文在說明全數字鎖相環的基礎上,提出了一種利用FPGA設計一階全數字鎖相環的方法,并給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環的工作過程,最后對一些有關的問題進行了討論。關鍵詞:全數字鎖相環;DPLL;FSK;FPGA 引言鎖相環(PLL)技術在眾多領域得到了廣泛的應用。如信號處理,調制解調,時鐘同步,倍頻,頻率綜合等都應用到了鎖相環技術。傳統的鎖相環由模擬電路實現,而全數字鎖相環(DPLL)與傳統的模擬電路實現的PLL相比,具有精度高且不受溫度和電壓影響,環路
關鍵字:
DPLL FPGA FSK 全數字鎖相環
2003年,SEED-DEC系列DSP模板面市,一種功能、接口齊全DSP模板為行業客戶應用提供最大空間。
關鍵字:
SEED DSP
2003年,Wim Roelandts 成為董事會主席。Bernie Vonderschmitt 離職:公司的最后一個創始人為我們留下了寶貴的財富。
關鍵字:
賽靈思 FPGA
2003年,推出 Spartan-3 系列產品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術讓我們領先競爭者一大步,并使我們處于領先高級半導體制造商的地位。
關鍵字:
賽靈思 FPGA Spartan-3
摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進行系統級設計的方法。關鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統的DSP設計開發流程分為兩個部分:開發設計和產品實現。在開發設計部分完成算法開發和方案設計,產品的實現用來驗證開發設計的正確性,通常是在不同的部門相互獨立地完成。這樣的開發流程存在許多問題,如相互之間的協作,系統范圍內的算法測試,系統設計的錯誤不能被及時發現等。利用Matlab和Simulink系統級的設計方
關鍵字:
CCS DSP IDE Matlab TI
2003年,賽靈思完成了主要擴展,并且宣布將歐洲總部設在都柏林。
關鍵字:
賽靈思 FPGA
dsp+fpga介紹
您好,目前還沒有人創建詞條dsp+fpga!
歡迎您創建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473