首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> dsp+fpga

        dsp+fpga 文章 最新資訊

        AD9271在全數(shù)字超聲成像系統(tǒng)中的應(yīng)用*

        •   摘要: 本文介紹了AD9271在全數(shù)字超聲系統(tǒng)上的應(yīng)用。   關(guān)鍵詞: AD9271;FPGA;SPI   前言   隨著電子計(jì)算機(jī)、現(xiàn)代信號(hào)處理技術(shù)的不斷發(fā)展,超聲成像系統(tǒng)逐漸向全數(shù)字化方向發(fā)展。全數(shù)字超聲成像技術(shù)在接收前端將回波信號(hào)轉(zhuǎn)變?yōu)閿?shù)字量,通過(guò)設(shè)計(jì)專用ASIC系統(tǒng)替代傳統(tǒng)模擬處理電路,實(shí)現(xiàn)信號(hào)的延遲、疊加及信號(hào)處理,使圖像更清晰、更準(zhǔn)確,分辨率更高,提高了超聲診斷設(shè)備的質(zhì)量。   AD9271是ADI公司針對(duì)全數(shù)字超聲系統(tǒng)推出的8通道單芯片模擬前端。其極高的集成度允許醫(yī)療設(shè)備設(shè)計(jì)師將
        • 關(guān)鍵字: AD9271  FPGA  SPI  0712_A  雜志_設(shè)計(jì)天地  模擬IC  音視頻技術(shù)  

        定點(diǎn)dsp與浮點(diǎn)dsp的比較

        •     定點(diǎn)運(yùn)算DSP在應(yīng)用中已取得了極大的成功,而且仍然是DSP應(yīng)用的主體。然而,隨著對(duì)DSP處理速度與精度、存儲(chǔ)器容量、編程的靈活性和方便性要求的不斷提高、自80年代中后期以來(lái),各DSP生產(chǎn)廠家陸續(xù)推出了各自的32bit浮點(diǎn)運(yùn)算DSP。     和定點(diǎn)運(yùn)算DSP相比,浮點(diǎn)運(yùn)算DSP具有許多優(yōu)越性:     浮點(diǎn)運(yùn)算DSP比定點(diǎn)運(yùn)算DSP的動(dòng)態(tài)范圍要大很多。定點(diǎn)DSP的字長(zhǎng)每增加1bit,動(dòng)態(tài)范
        • 關(guān)鍵字: 定點(diǎn)  浮點(diǎn)  dsp  嵌入式  

        基于TMS320F206的多協(xié)議數(shù)據(jù)傳輸

        •   全數(shù)字電力線載波機(jī)等數(shù)字通信設(shè)備中通常要求在有限帶寬的數(shù)據(jù)通道中傳輸多路話音和數(shù)據(jù),此類設(shè)備傳輸?shù)臄?shù)據(jù)格式不定,有同步數(shù)據(jù)格式、異步數(shù)據(jù)格式及不確定的非等時(shí)數(shù)據(jù)格式。另外,數(shù)據(jù)接口的速率也是變化的,必須能適應(yīng)異步數(shù)據(jù)300 b/s~19.2 kb/s,同步數(shù)據(jù)300 b/s~33.6 kb/s的不同數(shù)據(jù)速率的傳輸要求,因此多功能數(shù)據(jù)接口必不可少。當(dāng)數(shù)據(jù)速率較高時(shí),普通的微處理器一般難以勝任。DSP芯片由于其特殊的流水線結(jié)構(gòu),能較好地解決諸如多路多協(xié)議高速數(shù)據(jù)復(fù)分接等方面的難題。   1 設(shè)計(jì)思想
        • 關(guān)鍵字: TMS320F206  DSP  芯片  MCU和嵌入式微處理器  

        ACTEL推出以最低功耗FPGA為基礎(chǔ)由電池供電的Icicle工具套件

        •   ACTEL推出全新Icicle 工具套件,進(jìn)一步彰顯業(yè)界最低功耗現(xiàn)場(chǎng)可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢(shì)。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特性、靈活的實(shí)現(xiàn)方案選項(xiàng)和節(jié)省電池能量的優(yōu)勢(shì)。該套件可讓設(shè)計(jì)人員輕松且快速地對(duì)其基于IGLOO的低功耗便攜式設(shè)計(jì)進(jìn)行編程、評(píng)估和修改。其中,1.4” x 3.6”的 Icicle評(píng)測(cè)板由可充電的鋰離子電池供電,在纖小型手機(jī)設(shè)計(jì)中,其功耗低至其它競(jìng)爭(zhēng)
        • 關(guān)鍵字: ACTEL  FPGA  Icicle  MCU和嵌入式微處理器  

        基于DSP的PDIUSBD12芯片的應(yīng)用開(kāi)發(fā)

        • 本文介紹了USB芯片PDIUSBD12和DSP的用法,設(shè)計(jì)了一塊USB-PC104的嵌入式轉(zhuǎn)換板,并詳細(xì)說(shuō)明了它的軟硬件實(shí)現(xiàn)。
        • 關(guān)鍵字: 應(yīng)用開(kāi)發(fā)  芯片  PDIUSBD12  DSP  基于  

        基于FT245BM和FPGA的USB接口設(shè)計(jì)

        • 介紹了USB 協(xié)議芯片F(xiàn)T245BM的工作原理,設(shè)計(jì)了FT245BM與FPGA的接口電路,給出了FPGA發(fā)送和接收數(shù)據(jù)幀狀態(tài)機(jī)的Verilog語(yǔ)言的描述,并介紹了PC機(jī)軟件的設(shè)計(jì)方法。
        • 關(guān)鍵字: FPGA  245  USB  FT    

        FPGA新興應(yīng)用趨勢(shì)洞悉

        •        以市場(chǎng)觀點(diǎn)來(lái)看,許多人只會(huì)重視FPGA的大量型應(yīng)用,例如用FPGA取代ASIC。         但就技術(shù)角度來(lái)看,F(xiàn)PGA的應(yīng)用拓展就更為多樣且具意義,這包括用FPGA加速高效運(yùn)算、用FPGA加速電路設(shè)計(jì)驗(yàn)證、用FPGA取代大量性的DSP運(yùn)算。        由于掩膜成本的
        • 關(guān)鍵字: FPGA  應(yīng)用  趨勢(shì)  其他IC  制程  

        什么是單片機(jī) 什么是dsp芯片

        • 什么是DSP芯片 DSP芯片,也稱數(shù)字信號(hào)處理器,是一種具有特殊結(jié)構(gòu)的微處理器。DSP芯片的內(nèi)部采用程序和數(shù)據(jù)分開(kāi)的哈佛結(jié)構(gòu),具有專門的硬件乘法器,廣泛采用流水線操作,提供特殊的DSP 指令,可以用來(lái)快速地實(shí)現(xiàn)各種數(shù)字信號(hào)處理算法。根據(jù)數(shù)字信號(hào)處理的要求,DSP芯片一般具有如下的一些主要特點(diǎn):   (1) 在一個(gè)指令周期內(nèi)可完成一次乘法和一次加法。  (2) 程序和數(shù)據(jù)空間分開(kāi),可以同時(shí)訪問(wèn)指令和數(shù)據(jù)。  (3) 片內(nèi)具有
        • 關(guān)鍵字: 單片機(jī)  dsp  嵌入式系統(tǒng)  嵌入式  

        數(shù)字匹配濾波器的優(yōu)化設(shè)計(jì)與FPGA實(shí)現(xiàn)

        • 介紹在直接序列擴(kuò)頻通信中應(yīng)用數(shù)字匹配濾波器實(shí)現(xiàn)m序列同步,分析其具體結(jié)構(gòu),詳細(xì)討論了其基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的性能優(yōu)化。
        • 關(guān)鍵字: FPGA  數(shù)字  濾波器  優(yōu)化設(shè)計(jì)    

        FPGA最新發(fā)展趨勢(shì)觀察

        •        面對(duì)掩膜制造成本呈倍數(shù)攀升,過(guò)去許多中、小用量的芯片無(wú)法用先進(jìn)的工藝來(lái)生產(chǎn),對(duì)此不是持續(xù)使用舊工藝來(lái)生產(chǎn),就是必須改用FPGA芯片來(lái)生產(chǎn)……         就在半導(dǎo)體大廠持續(xù)高呼摩爾定律(Moore’s Law)依然有效、適用時(shí),其實(shí)背后有著不為人知的事實(shí)!理論上每18至24個(gè)月能在相同的單位面積內(nèi)多擠入一倍的晶體管數(shù),這意味著電路
        • 關(guān)鍵字: FPGA  發(fā)展  趨勢(shì)  其他IC  制程  

        基于FPGA的線陣CCD驅(qū)動(dòng)器設(shè)計(jì)

        • 介紹一種基于FPGA設(shè)計(jì)線陣CCD器件TCDl208AP復(fù)雜驅(qū)動(dòng)電路和整個(gè)CCD的電子系統(tǒng)控制邏輯時(shí)序的方法,并給出時(shí)序仿真波形。工程實(shí)踐結(jié)果表明,該驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
        • 關(guān)鍵字: FPGA  CCD  線陣  動(dòng)器設(shè)計(jì)    

        Cirrus Logic推出全球首款采用創(chuàng)新的杜比音量技術(shù)的音頻DSP

        •   Cirrus Logic公司推出針對(duì)數(shù)字電視應(yīng)用的全球首款采用杜比實(shí)驗(yàn)室的杜比音量(Dolby® Volume)技術(shù)的音頻DSP處理器。   在大規(guī)模生產(chǎn)的今天,功能固定的CS48DV2是一款支持杜比音量技術(shù)的雙通道處理器。突破性的杜比音量技術(shù)可幫助用戶免受音量水平不一致的困擾。該技術(shù)可實(shí)現(xiàn)電視內(nèi)容和諧一致的音量水平,如插播尖銳刺耳的廣告或切換頻道時(shí)。突破性技術(shù)有助于聽(tīng)眾自行設(shè)置其理想的音量水平,并使音量保持在該水平,而不管音源或內(nèi)容如何。Cirrus Logic計(jì)劃為更多的消費(fèi)電子產(chǎn)品集成
        • 關(guān)鍵字: Cirrus  Logic  數(shù)字電視  DSP  音視頻技術(shù)  

        ACTEL推出最低功耗FPGA為基礎(chǔ)的Icicle 工具套件

        •   Actel公司推出全新Icicle™ 工具套件,進(jìn)一步彰顯業(yè)界最低功耗現(xiàn)場(chǎng)可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢(shì)。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特性、靈活的實(shí)現(xiàn)方案選項(xiàng)和節(jié)省電池能量的優(yōu)勢(shì)。該套件可讓設(shè)計(jì)人員輕松且快速地對(duì)其基于IGLOO的低功耗便攜式設(shè)計(jì)進(jìn)行編程、評(píng)估和修改。其中,1.4” x 3.6”的 Icicle評(píng)測(cè)板由可充電的鋰離子電池供電,在纖小型手機(jī)設(shè)計(jì)中,
        • 關(guān)鍵字: Actel  FPGA  Icicle  開(kāi)發(fā)工具  

        基于AVR和FPGA高精度數(shù)字式移相發(fā)生器的設(shè)計(jì)

        •   1 引 言   移相信號(hào)發(fā)生器屬于信號(hào)源的一個(gè)重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負(fù)載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實(shí)現(xiàn)任意波形的移相,這主要是因?yàn)閭鹘y(tǒng)的模擬移相由移相電路的幅相特性所決定,對(duì)于方波、三角波、鋸齒波等非正弦信號(hào)各次諧波的相移、幅值衰減不一致,從而導(dǎo)致輸出波形發(fā)生畸變。目前利用DDS技術(shù)產(chǎn)生信號(hào)源的方法得到了廣泛的應(yīng)用,但是專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號(hào)抖動(dòng)很小,不可以輸出高質(zhì)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  AVR  FPGA  發(fā)生器  MCU和嵌入式微處理器  

        多時(shí)鐘域數(shù)據(jù)傳遞的FPGA實(shí)現(xiàn)

        •   隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設(shè)計(jì)領(lǐng)域中的明顯優(yōu)勢(shì),F(xiàn)PGA已經(jīng)在許多方面得到了廣泛應(yīng)用,特別是在無(wú)線通信領(lǐng)域,F(xiàn)PGA以其極強(qiáng)的實(shí)時(shí)性,指令軟件編程的極大靈活性贏得了巨大的市場(chǎng)。本文采用FPGA來(lái)設(shè)計(jì)一款廣泛應(yīng)用于計(jì)算機(jī)、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒瑢?shí)現(xiàn)了某一時(shí)鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時(shí)鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進(jìn)行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時(shí)鐘域間的正確傳遞的同時(shí)防止亞穩(wěn)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)字電路  觸發(fā)器  MCU和嵌入式微處理器  數(shù)據(jù)采集  
        共9909條 585/661 |‹ « 583 584 585 586 587 588 589 590 591 592 » ›|

        dsp+fpga介紹

        您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
        歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        DSP+FPGA    樹(shù)莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 西和县| 徐汇区| 成武县| 永兴县| 昭苏县| 曲沃县| 道孚县| 永年县| 荥经县| 永仁县| 永济市| 宣武区| 沙田区| 博乐市| 波密县| 乃东县| 龙里县| 安宁市| 彝良县| 应城市| 沙河市| 霍城县| 莱芜市| 海原县| 金川县| 响水县| 剑川县| 凌源市| 三门峡市| 晋中市| 义马市| 乌什县| 柳林县| 光山县| 铜梁县| 民和| 崇礼县| 库伦旗| 容城县| 黄大仙区| 垦利县|