介紹了一種基于復雜可編程邏輯器件(CPLD)的120MHz高速A/D采集卡的設計方法。
關鍵字:
CPLD 120 MHz 采集
1 引言
多年來CCD 器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優點以及在分辨率、動態范圍、靈敏度、實時傳輸、自掃描等特性,廣泛地應用于攝像器材、氣象、航天航空、軍事、醫療以及工業檢測等眾多領域。
在對某多通道高速CCD相機輸出圖像信號的采集系統設計過程當中,我們需要對此系統在正式使用之前進行調試,來測試它能否正常工作。本文利用CPLD和LVDS嚴格對CCD相機的輸出接口進行了模擬,并且以LVDS方式輸出圖像信號。
&n
關鍵字:
CCD相機 CPLD 單片機 嵌入式系統 信號模擬器
本文以CDMA2000語音傳輸標準下短幀為例,給出了具體的12×16的A型分組比特交織器和解交織器。
關鍵字:
CPLD 短幀交織器
引言
紅外密集度光電立靶測試系統是一種用于測量低伸彈道武器射擊密集度的新型的測試系統,它既可用于金屬彈丸的測試,又可測試非金屬彈丸,具有反映靈敏、精度高而穩定、操作簡單、容易維護等優點,已被許多靶場投入使用。
光電靶的基本原理是:當光幕內的光通量發生足夠大的變化時,光電傳感器會響應這種變化而產生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使光幕內的光通量發生變化以使光電傳感器產生電信號。從原理上講。這種現象并非異常,而從測試來講,則屬于干擾。在具體靶場測試中,當干擾嚴重時,可能會導致測試無法進行
關鍵字:
CPLD 單片機 干擾電路 嵌入式系統 數字濾波 邏輯電路
引言
聲發射技術是光纖傳感技術和聲發射技術相結合的產物,是目前聲發射技術的發展趨勢。它將高靈敏度聲發射傳感器安裝于受力構件表面以形成一定數目的傳感器陣列,實時接收和采集來自于材料缺陷的聲發射信號,進而通過對這些聲發射信號的識別、判斷和分析來對材料損傷缺陷進行檢測研究并對構件強度、損傷、壽命等進行分析和研究。
在實際的構件檢測中,現場聲源信號通常是在100~800 kHz之間的微弱高頻信號,而且材料損傷檢測、聲發射源定位往往需要多個傳感器形成傳感器陣列,而聲發射信號的數據傳輸系統必須達到640 Mbp
關鍵字:
CPLD 傳輸系統 單片機 發射信號 嵌入式系統
設計了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統的邏輯結構,介紹了系統的工作原理,詳細描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設計。
關鍵字:
通道 數據采集 ADS7805 CPLD DSP 基于
汽車制造商們堅持不懈地改進車內舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內數字技術的應用。然而,汽車業較長的開發周期卻很難跟上最新技術的發展,尤其是一直處于不斷變化中的車內聯網規范,以及那些來自消費市場的快速興起和消失的技術,從而造成了較高的工程設計成本和大量過時。向這些組合因素中增加低成本目標、擴展溫度范圍、高可靠性與質量目標和有限的物理板空間,以及汽車設計中存在的挑戰,最多使人進一步感到沮喪。可編程邏輯器件 (PLD),如現場可編程門陣列 (FPGA)
關鍵字:
CPLD FPGA 單片機 汽車電子 嵌入式系統 汽車電子
前 言
幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現, 系統制造公司的設計人員正越來越多地采用ASIC 技術集成系統級功能(System L evel In tegrete - SL I) , 或稱片上系統(System on a ch ip ) , 但ASIC 設計能力跟不上制造能力的矛盾也日益突出?,F在設計人員已不必全部用邏輯門去設計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設計,ASIC 設計人員可以應用等
關鍵字:
ASIC CPLD FPGA IP 單片機 嵌入式系統
1 引 言
數字復接就是把兩個或兩個以上的支路數字信號按時分復接方式合并成單一的合路數字信號。按照各低次群時鐘的情況,復接有3種方式:如果各輸入支路數字信號相互同步,且與本機定時信號也同步,那么調整單元只需調整相位,這就是同步復接;如果輸入支路數字信號不同步且與本機定時信號也異步,那么調整單元就要對各支路信號進行頻率和相位的調整,使之成為同步信號,這就是異步復接;如果輸入支路數字信號的生效瞬間相對于本機對應的定時信號是以同一標稱速度出現,而速度的任何變化都限制在規定的容差范圍內,這種就是準同步(PDH
關鍵字:
CPLD PDH 電源技術 模擬技術
1 引言
隨著電子技術的不斷發展,在通訊、控制工程中應運而生的各種硬件平臺在功率電子領域中顯示出了獨有的特色,例如:MCU,DSP和復雜可編程邏輯器(Complex Programmable Logic Device。簡稱CPLD)等集成度很高的數字芯片就是以其精度高,溫度漂移小,升級換代簡便,長期工作不老化等特點,而廣泛用于功率變換器中,且大有取代傳統模擬控制芯片的勢頭。CPLD的多個通道可以并行工作的這一特點,使得控制三相功率因數校正(PFC)矩陣變換器的6只雙向開關同步、協調地工作。在此,介紹的
關鍵字:
CPLD 電源技術 矩陣變換器 模擬技術 三相PFC
引言
隨著電子技術的應用和發展,數字信號處理內容日益復雜,同時,很多情況下要求整個系統具有低功耗的特點。為滿足這種要求,DSP芯片設計技術也在向低功耗、高性能的方向發展。從處理速度來看,TMS320VC5502的運算能力已經達到了600MMACS,即每秒鐘可以完成6億次乘加運算。從功耗來看,TMS320VC5502內核電壓只有1.26V,整個芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數據處理系統。
模擬信號的輸入經過50Hz陷波電路(濾除工頻
關鍵字:
CPLD DSP 單片機 多路數據處理 嵌入式系統
在功能上,單片機與大規模CPLD有很強的互補性。單片機具有性能價格比高、功能靈活、易于人機對話、良好的數據處理能力濰點;CPLD/FPGA則具有高速、高可靠以及開發便捷、規范等優點。以此兩類器件相結合的電路結構在許多高性能儀器儀表和電子產品中仍將被廣泛應用。本文就單片機與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機和CPLD/FPGA研發的朋友能有所啟發。 單片機與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨立方式,分別說明
關鍵字:
CPLD/FPGA MCS-51 單片機 邏輯設計 嵌入式系統
近幾年來,隨著后PC時代的來臨,具有簡潔、高效等特點的嵌入式系統得到了飛速的發展。嵌入式技術發展到今天已將各種計算機技術多層次、多方面的交叉融合在了一起。嵌入式系統加快了工業設計進程,降低了開發成本及其風險,使用簡便,擴展靈活,高效精簡,可方便地應用于各工業領域。 中斷請求采用邊沿觸發來進行中斷檢測,通過將信號送到特定的引線來檢測中斷。每條引線對應一個可能的硬件中斷,因為系統不能辨認哪個設備使用中斷線,所以當多個1個的設備被設置成使用同一個特定中斷時就產生了混亂。中斷產生時,由專用的中斷程序接管系統,首先
關鍵字:
CPLD RS232 串口 單片機 嵌入式系統 中斷源
dp-cpld介紹
您好,目前還沒有人創建詞條dp-cpld!
歡迎您創建該詞條,闡述對dp-cpld的理解,并與今后在此搜索dp-cpld的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473