- CPLD在信號濾波和抗干擾中的應用,1 濾波和抗干擾概述單片機應用系統的輸入信號常含有種種噪聲和干擾,它們來自被測信號源、傳感器、外界干擾源等。為了提高測量和控制精度,必須消除信號中的噪聲和干擾。噪聲有兩大類:一類為周期性的;另一類為不規
- 關鍵字:
應用 抗干擾 濾波 信號 CPLD
- 摘要:速度與面積的互換一直是基于FPGA設計中的一個不變的主題,在此介紹了兩種YUV分離的FPGA的實現方式:基于面積的實現和基于速度的實現。前者僅用一片雙口RAM串行,實現了YUV分離數據的輸出;后者利用流水線的思想
- 關鍵字:
FPGA YUV 分離
- 要實現能夠將所有重要功能集成在單一器件的設計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產權的保護。如果
- 關鍵字:
FPGA SOC 混合信號 單芯片
- 摘要:為了提高伺服電機的步進精度,簡化控制器結構,采用FPGA器件并運用Verilog HDL語言設計出的插補控制器,不僅采用數字積分法實現直線插補控制和圓弧插補控制,提高了插補速度和插補精度,而且運用多軸聯動技術,
- 關鍵字:
FPGA 數字 積分 插補控制器
- 0 引言在信號處理領域中,基于FPGA+DSP的結構設計已經是系統發展的一個重要方向。隨著該系統設計的廣泛應用,功能變得更加豐富,成本日趨低廉。而在某些小型化應用的場合中,對系統體積的要求越來越高,因此如何在硬
- 關鍵字:
FPGA DSP 嵌入式系統 配置方法
- SPI(Serial Peripheral Interface,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
- 關鍵字:
FPGA SPI Flash 存儲器 復用編程
- 用FPGA實現Nios II嵌入式系統配置技術,現場可編程門陣列(FPGA,Field Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設計生成的數據文件配置進芯片內部的靜態配置數據存儲器(SRAM )來實現的,具有可重復編程性,可以靈活實現各
- 關鍵字:
系統 配置 技術 嵌入式 II 實現 Nios FPGA
- 簡單改變FPGA計數器規格使作為DAC功能PWM計數器的紋波降低。 當需要一些模擬輸出和系統中有FPGA時,很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計數器和數字比較器使占空比可變的典
- 關鍵字:
FPGA-PWM 技術改進 計數器 性能
- ARM、FPGA與可編程模擬電路設計的單芯片技術綜合應用,如果世上真的有典型或者通用的嵌入式系統應用,主流半導體公司的產品目錄一定會薄很多。現在設計人員不僅要從多種處理器架構中進行選擇(大多數嵌入式系統設計都以處理器內核為中心),而且外設、通信端口和模擬功能組
- 關鍵字:
技術 綜合 應用 單芯片 電路設計 FPGA 可編程 模擬 ARM
- 基于CPLD的可編程高精度CCD信號發生器設計,本文設計了一種基于CPLD的可編程高精度CCD信號發生器。充分利用CPLD的可編程性.模擬出滿足系統要求的CD信號,輸出信號頻率達到1IMHZ。1 引言
CCD (Charge Coupled Devices)電荷藕合器件是20世紀70年代初發展起來
- 關鍵字:
信號發生器 設計 CCD 高精度 CPLD 可編程 基于
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字:
DSP 數據采集 CPLD 可擴展性
- 在FPGA設計領域目前存在著三大主要難題:設計規模擴大、設計重用、設計驗證時間太長。這三大難題嚴重影響著FPGA設計的效能,將減緩產品由研發到上市的時間,是亟需解決的重點問題。
2012年3月30日,“Altera亞太區采用Qsys實現系統集成研討會•北京站”在清華大學舉行,該活動重點介紹了Altera新的系統集成工具Qsys,及其如何通過Qsys提高設計效能。
簡化設計過程
隨著半導體技術的不斷發展,由于半導體工藝的不斷提升,器件的集成度也隨之提升
- 關鍵字:
Altera FPGA Qsys
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字:
DSP 低壓斷路器 CPLD 智能控制器
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字:
多天線 多載波 FPGA 數字上下變頻
- Altera公司(NASDAQ: ALTR)今天宣布,開始發售其28-nm Cyclone? V FPGA。Cyclone V器件是目前市場上功耗最低、成本最低的28-nm FPGA。該系列通過集成,前所未有的同時實現了高性能、低系統成本和低功耗,非常適合工業、無線、固網、軍事和汽車等市場應用。Cyclone V系列完成了Altera的28-nm定制系列產品的全系列發售,提供多種器件以滿足用戶的各類設計需求——從最大帶寬到最低功耗。
Cyclone V系列采用了T
- 關鍵字:
Altera FPGA
cpld/fpga介紹
您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473