首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> avant fpga

        avant fpga 文章 進入avant fpga技術社區

        基于FPGA實現FIR濾波器的研究

        • 基于FPGA實現FIR濾波器的研究 武漢大學電氣工程學院(430072) 郭曉宇 潘 登 楊同中    摘 要:針對在FPGA中實現FIR濾波器的關鍵——乘法運算的高效實現進行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設計了FIR濾波器。通過FPGA仿真驗證,證明了這一方法是可行和高效的,其實現的濾波器的性能優于用DSP和傳統方法實現的FIR濾波器。最后介紹了整數的CSD表示和還處于研究階段的根據FPGA實現的要求改進的最優表示。   關鍵詞:FPGA DA FIR濾波器 CSD
        • 關鍵字: CSD  DA  FIR濾波器  FPGA  

        內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動和處理方面的應用

        • 內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動和處理方面的應用 北京航空航天大學自動化科學與電氣工程學院(100083) 尹 娜 江 潔 張廣軍    摘 要:介紹了內嵌 ARM核的FPGA芯片EPXA10的主要功能特點、內部結構及工作方式,通過其在圖像驅動和處理方面的應用,體現了EPXA10邏輯控制實現簡單、對大量數據做簡單處理速度快以及軟件編程靈活的特點。   關鍵詞:ARM FPGA EPXA10 圖像驅動 圖像處理   隨著亞微米技術的發展,FPGA芯片密度不斷增加,并以強大的
        • 關鍵字: ARM  EPXA10  FPGA  圖像處理  圖像驅動  

        高速數字串行加法器及其應用

        • 高速數字串行加法器及其應用 深圳南山區科技園中興通訊IC開發一部(518057) 鐘信潮上海盛立亞光網絡系統有限公司 薛小剛深圳南山區科技園中興通訊3G開發(518057) 王 誠     摘 要:與傳統加法器相比,數字串行加法器具有工作頻率高、占用資源少、設計靈活等優點。介紹了數字串行加法器的原理,說明了該加法器在FPGA上的實現要點及其在匹配濾波器設計中的應用。   關鍵詞:加法器 位并行 數字串行 FPGA 匹配濾波器   與傳統DSP相比,定制DSP具有速度更高、設計靈活、易于更改
        • 關鍵字: FPGA  加法器  匹配濾波器  數字串行  位并行  

        利用Virtex-5 FPGA實現更高的性能

        • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一
        • 關鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

        利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP

        • 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個可編程邏輯設備中開發極其復雜且高度定制化的嵌入式系統已成為可能。 隨著芯片性能的不斷增加,如何使設計方法始終高效、多產,成為人們面臨的主要挑戰。嵌入式系統開發的關鍵活動之一是開發板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應用程序成功地初始化,并與連接到處理器的硬件資源進行通信。典型的 BSP 組件包括引導代碼、設備驅動程序代碼和
        • 關鍵字: FPGA  PowerPC  處理器的Virtex  單片機  嵌入式系統  

        SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程

        •   Synplicity宣布其Certify® ASIC RTL 原型設計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業界首款支持多個 FPGA 進行 ASIC 原型設計的產品。Certify 工具將多芯片分組技術與業界一流的 FPGA 綜合技術
        • 關鍵字: ASIC原型驗證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統  

        利用Virtex-5 FPGA實現更高性能的方法

        • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構建模塊,特別是新的ExpressFabric?技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一代Virtex-4 FPGA要高
        • 關鍵字: FPGA  Virtex-5  單片機  邏輯構造  嵌入式系統  

        可重構計算技術將漸入民用領域

        • ??? 可重構計算(Reconfigurable Computing) 技術是指在軟件的控制下,利用系統中的可重用資源(如FPGA等可重構邏輯器件),根據應用的需要重新構造一個新的計算平臺,達到接近專用硬件設計的高性能。它避免了微處理器計算模式因為取指、譯碼等步驟導致的性能損失,同時也消除了專用集成電路(ASIC)計算模式因為前期設計制造的復雜過程帶來的高代價和不可重用等缺陷。???? 從某種意義上來說,可重構計算技術并不是什么新技術,
        • 關鍵字: FPGA  可重構計算  嵌入式  

        FPGA實現的FIR算法在汽車動態稱重儀中的應用

        • 引言 車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。 FIR濾波的原理及實現 本文采用FIR數字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統濾波參數,x(n)為采集的信號,
        • 關鍵字: FIR算法  FPGA  動態稱重儀  汽車電子  汽車電子  

        低功耗FPGA設計技術

        • 一、前言      隨著系統功率預算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎設施而言,電路板冷卻、機箱體積小型化以及系統可靠性在系統設計中都起著重要的作用。對e-應用,電池壽命、熱耗散和小體積尺寸是主要的設計難點。選用智能器件,輔以正確的設計技巧增加了符合功率預算的可能性。盡管可編程邏輯器件(PLD)有很好的性能,然而卻以犧牲功耗為代價。Actel公司的抗熔斷型FPGA提供低功耗且高性能應用的理想解決方案。本文涵蓋Actel eX系列以及SX/SX-A系列器件,詳細描述了器件的結構特點與設計技巧。
        • 關鍵字: FPGA  低功耗  

        賽靈思推出系統性能最高、編譯時間最快的ISE WEBPACK 9.1i設計套件

        • 可免費下載并同時支持Windows和Linux平臺的設計套件,能降低平均10%的動態功耗并提供擴展的FPGA器件支持      2007年1月30日,北京 - 全球領先的可編程邏輯解決方案提供商賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費下載的邏輯設計套件——集成軟件環境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundatio
        • 關鍵字: FPGA  Linux  Windows  

        FPGA與CPLD的區別

        • 管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結構上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發器豐富的結構,而CPLD更適合于觸發器有限而乘積項豐富的結構。②CPLD的連續式布線結構決定了它的時序延遲是均勻的和可預測的,而FPGA的分段式布線結構決定了其延遲的不可預測性。 ③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內連電路的邏輯功能來編程,FPGA主要通過
        • 關鍵字: CPLD  FPGA  

        一種眼科B型超聲診斷議

        • 摘要:介紹一種以Winbond公司的W78E58單片機為控制核心,并采用FPGA和大容量FIFO等器件構成的眼科B型超聲診斷儀。闡述了眼科超聲診斷儀的基本原理,使用FIFO作為數據共享RAM實現采樣和顯示相對獨立的模塊化設計方案以及FPGA在該設計中的具體應用。 20世紀50年代初超聲探測開始應用于醫學領域至今,超聲診斷技術已有了長足的進展。超聲診斷儀更是形式多樣,型號繁多。 超聲診斷儀通常按三種方法分類,它們是:①按圖像信息的獲取方法分類,由此可分為反射法超 聲診斷儀、多普勒法超聲診斷儀和透射法超
        • 關鍵字: FPGA  醫療電子專題  

        Nios II系統在數字式心電診監測設備中的應用

        • (1、武漢科技學院 河北 武漢 430073;2、華中科技大學 同濟醫學院河北 武漢 430000) 1 引言心電檢測儀是醫學界運用廣泛的一種心電監測設備,他主要由12導聯心電傳感器和心電信號處理設備兩部分組成,目前運用廣泛的數字式心電檢測儀大都是由DSP處理器外加一個單片機(MCU),通過編寫復雜的并行通訊協議來完成的,這種結構雖然有較高的精度,但硬件設計復雜,軟件編寫煩瑣,相應的開發周期長,研制成本高。本設計采用Altera公司先進的SOPC(可編程片上系統)解決方案--以32位Nios I
        • 關鍵字: FPGA  II  Nios  醫療電子專題  

        基于FPGA的數字式心率計

        • 心率計是常用的醫學檢查設備,實時準確的心率測量在病人監控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數在測量時都是必要的。   測量心率有模擬和數字兩種方法。模擬方法是在給定的時間間隔內計算R波(或脈搏波)的脈沖個數,然后將脈沖計數乘以一個適當的常數測量心率的。這種方法的缺點是測量誤差較大、元件參數調試困難、可靠性差。數字方法是先測量相鄰R波之間的時間,
        • 關鍵字: FPGA  醫療電子專題  醫療保健類  
        共6408條 415/428 |‹ « 413 414 415 416 417 418 419 420 421 422 » ›|

        avant fpga介紹

        您好,目前還沒有人創建詞條avant fpga!
        歡迎您創建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 宁化县| 方正县| 惠来县| 洱源县| 阿坝县| 开封县| 旅游| 永新县| 福建省| 夏邑县| 叙永县| 久治县| 丰台区| 城市| 财经| 浪卡子县| 沧源| 南宁市| 苍梧县| 淮北市| 和林格尔县| 美姑县| 松滋市| 苏尼特右旗| 都安| 苍溪县| 建德市| 乌鲁木齐县| 上思县| 宁化县| 遵义市| 阜新市| 保康县| 礼泉县| 松桃| 肃宁县| 红安县| 赫章县| 双柏县| 昌宁县| 黑水县|