首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> asic ip

        asic ip 文章 最新資訊

        燦芯半導體推出DDR3/4, LPDDR3/4 Combo IP

        • 近日,一站式定制芯片及IP供應商——燦芯半導體(上海)股份有限公司宣布推出基于28HKD?0.9V/2.5V?平臺的DDR3/4, LPDDR3/4?Combo?IP?。該IP具備廣泛的協議兼容性,支持DDR3, DDR3L, DDR4和LPDDR3, LPDDR4協議,數據傳輸速率最高可達2667Mbps,并支持X16/X32/X64等多種數據位寬應用。燦芯半導體此次發布的DDR3/4,?LPDDR3/4 Combo IP集成高性能DDR&nb
        • 關鍵字: 燦芯半導體  DDR3/4   LPDDR3/4  Combo IP  

        惠普推出全球首批抗量子攻擊打印機,搭載新型 ASIC 芯片

        • 3 月 19 日消息,惠普在其 Amplify Conference 2025 會議上宣布推出首批可抵御量子計算機密碼破譯攻擊的打印機產品,包括 Color LaserJet Enterprise MFP 8801、Mono MFP 8601、LaserJet Pro Mono SFP 8501 三大型號。惠普表示這些打印機均采用量子彈性設計,搭載了采用抗量子加密技術設計的新型 ASIC,該芯片增強了打印機的安全性和可管理性,能防止針對 BIOS 和固件的量子攻擊,并支持固件數字簽名驗證。此外這些
        • 關鍵字: 惠普  抗量子  攻擊打印機  ASIC 芯片  

        Imagination繼續推動GPU創新—發布全新DXTP GPU IP將功效提升20%

        • Imagination于不久前正式發布了DXTP GPU IP,這款新產品的亮點在于,在標準圖形工作負載下,其能效比(FPS/W)相比前代產品實現了高達20%的提升。作為GPU IP行業的領導者,截至2023年的公開數據顯示,搭載Imagination IP授權的芯片累計出貨量高達110億顆。這些芯片廣泛應用于移動設備(包括智能手機)、汽車、消費電子產品和電腦等多個領域。此次功效得到大幅提升的DXTP GPU的發布,正值在DeepSeek等大模型技術的推動下,邊緣AI設備廣泛興起的產業轉型期,功效更高的G
        • 關鍵字: Imagination  GPU  GPU IP  

        Imagination:軟件定義汽車時代,一場由算力驅動的出行革命

        • 當一輛汽車的性能不再由發動機排量決定,而是取決于車載芯片的算力與軟件的智能程度,這場由" 軟件定義汽車"(SDV)引發的產業革命已勢不可擋。在2025 年CES 展會上,全球科技巨頭紛紛亮出面向未來十年的智能汽車解決方案,而在這場技術競速中,芯片架構的創新與人工智能的深度應用正在重塑整個汽車產業鏈。在這個背景之下,EEPW 與Imagination 的高級產品總監Rob Fisher進行了深度的交流采訪,揭示了這場變革背后的技術邏輯與產業圖景。Imagination 高級產品總監Rob
        • 關鍵字: 202503  Imagination  軟件定義汽車  GPU IP  

        將lwIP TCP/IP堆棧整合至嵌入式應用的界面

        • 輕量化TCP/IP(lwIP)堆棧是TCP/IP協議的精簡實作,專門設計用來縮減RAM內存的使用量,這使其非常適合用在嵌入式系統。它提供三種獨特的應用程序編程接口(API):? 未封裝的低階API? 負責網絡通訊的高階 API? BSD 風格的socket套接字 API本文專注探討使用未封裝API接口的范例。運用未封裝API建置callback回調函數的應用程序會由核心事件觸發。盡管未封裝API較socket套接字API更為復雜,但由于其處理負荷(overhead)較低,因此能提供高出許多的吞吐量。接著將
        • 關鍵字: lwIP  TCP/IP  堆棧整合  嵌入式應用  ADI  

        NVIDIA已開始關注"定制芯片"制造 招募臺灣頂尖人才

        • 據報道,英偉達(NVIDIA)已開始關注"定制芯片"制造,該公司招募了數名臺灣工程師,通過新建的臺灣研發中心實施 ASIC 制造,促進本地人才的發展,并開拓這一細分市場。英偉達(NVIDIA)致力于開發定制芯片(ASIC)的消息一直不絕于耳,這主要是因為多家科技公司都希望擁有自己的人工智能算力儲備,并根據自身需求量身定制。 目前,NVIDIA 開發的是開放架構的人工智能產品,如 Blackwell 和 Hopper 系列,但在為客戶打造定制化解決方案方面,該公司仍在不斷追求。
        • 關鍵字: NVIDIA  定制芯片  ASIC 制造  人工智能  

        國泰君安:AI ASIC市場規模有望高速增長

        • 國泰君安證券研報認為,ASIC(專用集成電路)針對特定場景設計,有配套的通信互聯和軟件生態,雖然目前單顆ASIC算力相比最先進的GPU仍有差距,但整個ASIC集群的算力利用效率可能會優于可比的GPU,同時還具備明顯的價格、功耗優勢,有望更廣泛地應用于AI推理與訓練。看好ASIC的大規模應用帶來云廠商ROI提升,同時也建議關注定制芯片產業鏈相關標的。AI ASIC具備功耗、成本優勢,目前仍處于發展初期,市場規模有望高速增長。
        • 關鍵字: AI  ASIC  

        芯耀輝:差異化IP助力國產廠商解決路徑依賴

        • 作為國產IC設計產業鏈中不可或缺的一環,國產IP授權廠商的不斷涌現能夠非常有效地提升國產IC設計產業的整體技術實力和行業競爭力。在ICCAD 2024上,5家領先的國產IP授權企業先后亮相,芯原微電子創始人、董事長兼總裁戴偉民,芯來科技創始人胡振波,銳成芯微CEO沈莉,奎芯科技聯合創始人唐睿以及芯耀輝副總裁何瑞靈分別帶來關于國產IP授權業務發展的介紹,為眾多國內IC設計企業提供了開發高性能IC設計的技術底座。 作為一家成立不到五年的IP領軍企業,芯耀輝專注于先進半導體IP研發和服務,憑借強大的自主研發能力
        • 關鍵字: 芯耀輝  IP  路徑依賴  

        新思科技推出業界首款連接大規模AI加速器集群的超以太網和UALink IP解決方案

        • 摘要:●? ?新思科技超以太網IP解決方案將提供高達1.6 Tbps的帶寬,可連接多達一百萬個端點。●? ?新思科技UALink IP解決方案將提供每通道高達200 Gbps的吞吐量,連接多達 1024 個加速器。●? ?全新超以太網和UALink IP是基于新思科技業界領先的以太網和PCIe IP研發的,這些 IP 共同實現了5000多例成功的客戶流片。●? ?AMD、Astera Labs、Juniper Networks
        • 關鍵字: 新思科技  大規模AI加速器集群  超以太網  UALink IP  

        芯原推出新一代高性能Vitality架構GPU IP系列

        • 芯原股份近日宣布推出全新Vitality架構的圖形處理器(GPU)IP系列,具備高性能計算能力,廣泛適用于云游戲、AI PC、獨立顯卡和集成顯卡等應用領域。芯原新一代Vitality GPU架構顯著提升了計算性能,并支持多核擴展,以進一步提升性能。該GPU架構集成了諸多先進功能,如一個可配置的張量計算核心(Tensor Core)AI加速器和一個32MB至64MB的三級(L3)緩存,提供強大的處理能力和出色的能效表現。此外,Vitality架構可單核支持多達128路云游戲,滿足高并發和高畫質的云端娛樂需求
        • 關鍵字: 芯原  Vitality架構  GPU IP  

        IP Your Way——您提供規格,然后SmartDV為您生成定制IP

        • 無論是在出貨量巨大的消費電子市場,還是針對特定應用的細分芯片市場,差異化芯片設計帶來的定制化需求也在芯片設計行業中不斷凸顯,同時也成為了芯片設計企業實現更強競爭力和更高毛利的重要模式。所以,當您在為下一代SoC、ASIC或FPGA項目采購設計IP,或者尋求更適合的驗證解決方案(VIP),以便更快更好地完成您的芯片設計項目的時候,SmartDV都可以快速且可靠地在其多元化的產品組合之上進行IP定制,以滿足您期待的差異化設計需求。當大型IP供應商將其客戶鎖定在使用商品化的通用內核時,SmartDV就已經提供了
        • 關鍵字: IP Your Way  SmartDV  定制IP  

        實際案例說明用基于FPGA的原型來測試、驗證和確認IP——如何做到魚與熊掌兼得?

        • 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用硅知識產權(IP)內核來開發ASIC原型項目時,必須認真考慮的一些問題。全文從介紹使用IP核這種預先定制功能電路的必要性開始,通過闡述開發ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發原型驗證系統設計時需要考量的因素。同時還提供了實際案例來對這些話題進行詳細分析。這八個主題包括:一款原型和最終ASIC實現之間的要求有何不同
        • 關鍵字: 202411  FPGA  FPGA原型  確認IP  ASIC  SmartDV  

        智權半導體/SmartDV力助高速發展的中國RISC-V CPU IP廠商走上高質量發展之道

        • 進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業繼續高速發展。SmartDV也看到了這一新的浪潮。上一次在行業慶祝RISC-V
        • 關鍵字: 智權  SmartDV  RISC-V  CPU IP  

        將ASIC IP核移植到FPGA上——如何測試IP核的功能和考慮純電路以外的其他因素

        • 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發ASIC原型設計時需要考慮到的IP 核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發原型驗證系統設計時需要考量的因素。在上篇文章中,我們分享了第五到第六主題,介紹了我們如何確保在FPGA上實現所需的性能和在時鐘方面必須加以考量的因素有哪些。本篇
        • 關鍵字: 202409  ASIC IP核  FPGA  SmartDV  

        將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰的任務!

        • 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發原型驗證系統設計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設計時需要立即想到哪些基本概念、在將專為ASIC技術而設計的I
        • 關鍵字: ASIC IP  FPGA  SmartDV  
        共1320條 2/88 « 1 2 3 4 5 6 7 8 9 10 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 广饶县| 班玛县| 普陀区| 阿城市| 长白| 胶南市| 丰台区| 阜阳市| 义马市| 武山县| 昌平区| 磐石市| 霍山县| 顺昌县| 江山市| 清流县| 大余县| 克什克腾旗| 开封市| 五寨县| 泾阳县| 上栗县| 临泽县| 漳平市| 普格县| 黄骅市| 安仁县| 阿克苏市| 南丰县| 合山市| 景洪市| 靖安县| 铅山县| 炎陵县| 云南省| 柳林县| 鹤岗市| 新巴尔虎左旗| 广州市| 贵港市| 太康县|