首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 現場可編程門陣列(fpga)

        現場可編程門陣列(fpga) 文章 最新資訊

        基于FPGA的數字顯示系統設計

        • 本文以Virtex-II系列PlatformFPGA為例,說明采用FPGA方案進行數字顯示系統設計所具有的靈活、快速和低成本等特性。
        • 關鍵字: 數字顯示系統  SoC  FPGA  

        一種基于偏振原理和FPGA的調光系統設計

        • 設計了一種光強自動調節系統。通過光電傳感電路實現光電信號的轉換,使用FPGA對數據進行實時處理,并以實驗環境光照強度測試結果為參照對所測光強進行線性變換修正,進而查表獲得舵機偏轉角度的控制量,通過改變偏振片偏振化方向夾角來調節入射光強。自動調光系統測量精度較高,實時調節性較好,魯棒性較強。
        • 關鍵字: 光強調節  光電傳感  FPGA  

        基于FPGA實現視頻圖像的一種運動估計設計

        • 利用功能強大的FPGA實現視頻圖像的一種運動估計設計,采用的搜索方法是三步搜索法。在進行方案設計時,本文采用了技術比較成熟的VHDL語言進行設計,并使用Quartus II軟件進行時序仿真。由仿真結果可知,無論是在功能的實現上還是在搜索的準確性、高效性以及FPGA片上資源的利用率上,本設計方案都具有明顯的優越性。
        • 關鍵字: 運動估計  視頻編碼器  FPGA  

        同步數字復接的設計及其FPGA技術實現

        • 在簡要介紹同步數字復接基本原理的基礎上,采用VHDL語言對同步數字復接各組成模塊進行了設計,并在ISE集成環境下進行了設計描述、綜合、布局布線及時序仿真,取得了正確的設計結果,同時利用中小容量的FPGA實現了同步數字復接功能。
        • 關鍵字: 同步數字復接  VHDL  FPGA  

        基于FPGA的流水線結構DDS多功能信號發生器的設計與實現

        • 在應用FPGA進行DDS系統設計過程中,選擇芯片的運行速度優化和資源利用優化常常是相互矛盾的,從發展趨勢和運算要求看,系統速度指標的意義比面積指標更趨重要。基于此,介紹了一種流水線結構來優化傳統的相位累加器,在QuartusⅡ開發環境下搭建系統模型、仿真及下載,并采用嵌入式邏輯分析儀分析和驗證了實驗結果。該系統可以完成多位頻率控制字的累加,能夠產生正弦波、方波和三角波,具有良好的實時性。
        • 關鍵字: 流水線相位累加器  DDS  FPGA  

        基于FPGA的數字復接系統的設計與實現

        • 提出了基于FPGA技術實現數字復接系統的設計方案,并介紹了基群與二次群之間的復接與分接的系統總體設計。硬件電路調試證明,該方案是行之有效的。
        • 關鍵字: 數字復接系統  基群  FPGA  

        一種基于FPGA的嵌入式塊SRAM的設計

        • 文章中提出了一種應用于FPGA的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態下,可對所有存儲單元進行清零,且編程后為兩端口獨立的雙端存儲器。
        • 關鍵字: 塊存儲器  雙端口  FPGA  

        基于光纖通信和PCIExpress總線的高速圖像傳輸系統

        • 提出了一種基于光纖通信和PCI Express總線的高速圖像傳輸系統。分析了系統設計方案,并詳細闡述了FPGA內部邏輯設計,包括光纖接口的數據收發以及PCI Express總線的DMA傳輸;簡要介紹了Windows WDM驅動程序及MFC應用程序的開發;給出了系統測試結果。該系統傳輸速率可達1.5Gb/s,且具有低成本、易擴展等優點,能夠滿足大多數高幀高清視頻圖像實時傳輸的要求。
        • 關鍵字: PCIExpress  高速圖像傳輸  FPGA  

        留有vector的FPGA有被黑的可能

        • Skorobogatov的研究表明,目前比較流行的現場可編程門陣列(FPGA)故意預留一個可以重新編譯的Vector(容器)。Skorobogatov表示,如果使用這樣的芯片,那么武器系統以及核工廠等軍事機構可能被利用這個后門的病毒來禁止運行。
        • 關鍵字: vector  黑客攻擊  FPGA  

        基于FPGA的數字音頻廣播系統信號調制系統的實現

        • 本文設計并在FPGA芯片中實現了數字音頻廣播系統的信號調制系統。信號調制系統位于整個數字音頻廣播系統基帶信號處理鏈的末端,是基帶數字信號處理的核心系統。根據Eureka 147標準,信號調制系統需要對輸入的基帶碼流進行數字調制、頻域交織、差分調制以及正交頻分復用等一系列處理。所設計的信號調制系統能夠對輸入的基帶碼流進行實時處理,完成上述信號處理算法,并輸出數字音頻廣播的基帶信號。
        • 關鍵字: Simulink  DAB  FPGA  

        利用混合信號FPGA和先進的軟件工具實現簡易系統設計

        • 過去十多年間出現了兩類集成處理器的FPGA:帶有處理器軟核的FPGA和帶有處理器硬核的FPGA。它們各有其優缺點,但其中有些FPGA得以幸存,有的卻慘遭淘汰。問題在于嵌入式與 FPGA 設計人員的設計流程和相反特性究竟在多大程度上阻礙了這些器件的快速采納。
        • 關鍵字: 處理器軟核  嵌入式領域  FPGA  

        FPGA在LVDS高速互連中的應用

        • 高速串行互連是標志并行數據總線向串行總線轉變的技術里程碑,這種技術是減少設計師面臨的信號阻塞問題的方法。這種轉變是由業界對系統成本和系統擴展能力的要求所推動的。隨著芯片技術的發展和芯片尺寸的縮小,用速率達數千兆位的高速串行互連來取代傳統的并行結構變得簡單易行。
        • 關鍵字: 差分信號技術  LVDS  FPGA  

        基于FPGA的信號小波實時處理方法

        • 根據小波去噪的原理及特點,提出了用 FPGA實現小波實時信號處理的方法。實驗結果證明采用FPGA實現小波信號處理能在低信噪比的情況下有效去除噪聲,同時能夠滿足信號處理系統的實時性要求。
        • 關鍵字: 小波去噪  信噪比  FPGA  

        基于FPGA的HDB3編碼實現

        • 主要介紹了HDB3 碼( 三階高密度雙極性碼) 的編碼原理,并提出了一種利用FPGA( 現場可編程門陣列) 實現HDB3編碼的設計方法。
        • 關鍵字: HDB3編碼  高密度雙極性碼  FPGA  

        多相結構采樣率變換器的FPGA實現

        • 采樣率變換器是多采樣率系統的一個重要組成部分。詳細討論了有理數采樣率變換器的原理,同時結合多采樣率系統網絡的等效變換和FIR濾波器的多相分解形式[1~2],給出了適合于硬件實現的一種高效的多相結構,并在Altera公司的FPGA芯片EP1C3T144C6上進行了實現與驗證。
        • 關鍵字: 多采樣率系統  多相結構  FPGA  
        共6437條 71/430 |‹ « 69 70 71 72 73 74 75 76 77 78 » ›|

        現場可編程門陣列(fpga)介紹

        您好,目前還沒有人創建詞條現場可編程門陣列(fpga)!
        歡迎您創建該詞條,闡述對現場可編程門陣列(fpga)的理解,并與今后在此搜索現場可編程門陣列(fpga)的朋友們分享。    創建詞條

        熱門主題

        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 罗山县| 汉阴县| 临潭县| 营山县| 京山县| 汾西县| 安龙县| 新沂市| 万山特区| 吉林省| 天等县| 米易县| 富蕴县| 广灵县| 徐州市| 芮城县| 大庆市| 枣庄市| 昌乐县| 九江市| 凌海市| 隆化县| 渭源县| 阳朔县| 哈尔滨市| 铁力市| 巴中市| 阿拉善盟| 永泰县| 白银市| 宜川县| 无为县| 定襄县| 贺州市| 香港| 许昌县| 苗栗市| 灵宝市| 青川县| 革吉县| 渭南市|