首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

        現(xiàn)場可編程門陣列(fpga) 文章 最新資訊

        模塊化FPGA設(shè)計在某雷達接收機中的應(yīng)用

        • 0 引言
          目前基于FPGA和DSP結(jié)構(gòu)的軟件無線電技術(shù)被廣泛應(yīng)用在數(shù)字接收機設(shè)計中,雷達接收機領(lǐng)域的數(shù)字化技術(shù)也在日趨發(fā)展,如何借助數(shù)字化的軟硬件優(yōu)勢設(shè)計出易實現(xiàn)、靈活,并滿足不同性能指標和目的的數(shù)字接收
        • 關(guān)鍵字: FPGA  模塊化  雷達接收機  中的應(yīng)用    

        使用NI LabVIEW FPGA 與智能 DAQ的自動高電壓電擊

        • Author(s):
          David Hakey - Medtronic, Inc.
          Patrick J. Ryan - Medtronic, Inc.
          Johnny Maynes - Medtronic, Inc. Industry:
          Electronics, Biotechnology Products:
          NI-VISA, LabVIEW, FPGA Module, PXI-7811R
        • 關(guān)鍵字: LabVIEW  FPGA  DAQ  自動    

        基于FPGA的軟件無線電平臺設(shè)計 

        • 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無...
        • 關(guān)鍵字: FPGA  軟件無線電平臺  

        基于FPGA的QPSK及OQPSK信號調(diào)制解調(diào)電路

        • 0引言調(diào)制識別技術(shù)在軍事、民用領(lǐng)域都有十分廣泛的應(yīng)用價值,近年來一直受到人們的關(guān)注。隨著更多...
        • 關(guān)鍵字: FPGA  QPSK  OQPSK  調(diào)制  解調(diào)  

        以FPGA為橋梁的FIFO設(shè)計方案及其應(yīng)用

        • 引言在利用DSP實現(xiàn)視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
        • 關(guān)鍵字: FPGA  FIFO  SDRAM  DSP  

        基于CPLD/FPGA的多功能分頻器的設(shè)計與實現(xiàn)

        • 引言 分頻器在CPLD/FPGA設(shè)計中使用頻率比較高,盡管目前大部分設(shè)計中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應(yīng)用場合卻往往不能滿足要求。
        • 關(guān)鍵字: CPLD  FPGA  多功能  分頻器    

        基于DSP和FPGA的調(diào)幅廣播信號監(jiān)測系統(tǒng)

        • 基于DSP和FPGA的調(diào)幅廣播信號監(jiān)測系統(tǒng), 引言  隨著通信與廣播電視業(yè)務(wù)的發(fā)展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號監(jiān)測業(yè)務(wù)隨之成為必要。調(diào)幅廣播信號監(jiān)測系統(tǒng)是用于實
        • 關(guān)鍵字: 信號  監(jiān)測  系統(tǒng)  廣播  調(diào)幅  DSP  FPGA  基于  DSP  FPGA  

        Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案

        •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識產(chǎn)權(quán) (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內(nèi)核專門針對擁有多個嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規(guī)范在許多應(yīng)用中均可實
        • 關(guān)鍵字: Altera  RapidIO  FPGA  Quartus  

        擴大嵌入式領(lǐng)域勢力范圍 FPGA廠商積極備戰(zhàn)

        •   隨著經(jīng)濟情勢與市場環(huán)境的改變,歷經(jīng)長足發(fā)展的可編程邏輯組件(PLD)正憑借著成熟的技術(shù)將觸角深入量產(chǎn)型的消費及嵌入式市場,并以更加經(jīng)濟的開發(fā)成本持續(xù)搶占傳統(tǒng)ASIC/ASSP市場.   "ASIC/ASSP的商業(yè)模式愈來愈難以為繼,"愛特(Actel)公司應(yīng)用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關(guān)卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節(jié)點約需30億美元;而到了32nm節(jié)點,估計會達到100億美元."另一方面,全球市場的動蕩情況,也
        • 關(guān)鍵字: Altera  FPGA  40nm  

        Xilinx推出EasyPath-6 FPGA

        •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產(chǎn)品為高性能 FPGA 進入量產(chǎn)器件提供了六周內(nèi)即可實現(xiàn)的總成本最低、風(fēng)險最小的的解決方案, 在所有FPGA降低成本解決方案中轉(zhuǎn)入量產(chǎn)時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據(jù)最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。   此外,雖然大多數(shù)成本降低的方案會讓設(shè)計選項受到限制,迫使客戶接受未經(jīng)優(yōu)化的部件或封裝, 然而
        • 關(guān)鍵字: Xilinx  FPGA  EasyPath  

        基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實現(xiàn)方法的研究

        • 基于FPGA的神經(jīng)網(wǎng)絡(luò)實現(xiàn)方法已成為實際實時應(yīng)用神經(jīng)網(wǎng)絡(luò)的一種途徑。本文就十多年來基于FPGA的ANN實現(xiàn)作一個系統(tǒng)的總結(jié),例舉關(guān)鍵的技術(shù)問題,給出詳細的數(shù)據(jù)分析,引用相關(guān)的最新研究成果,對不同的實現(xiàn)方法和思想進行討論分析,并說明存在的問題以及改善方法,強調(diào)神經(jīng)網(wǎng)絡(luò)FPGA實現(xiàn)的發(fā)展方向和潛力及提出自己的想法。另外,還指出基于FPGA實現(xiàn)神經(jīng)網(wǎng)絡(luò)存在的瓶頸制約,最后對今后的研究趨勢作出估計。
        • 關(guān)鍵字: FPGA  人工神經(jīng)網(wǎng)絡(luò)  實現(xiàn)方法    

        賽靈思目標設(shè)計平臺再獲電子行業(yè)大獎

        • 《電子產(chǎn)品世界》在“2009年度影響中國的嵌入式系統(tǒng)技術(shù)獎”評選中授予賽靈思目標設(shè)計平臺“最佳新興理念獎”,對目標設(shè)計平臺給設(shè)計師帶來的巨大價值表示高度認可
        • 關(guān)鍵字: 賽靈思  FPGA  Virtex-6  Spartan-6  

        基于FPGA的FIFO設(shè)計和應(yīng)用

        • 為實現(xiàn)目標識別與跟蹤的應(yīng)用目的,在基于TMS320DM642的FIFO基礎(chǔ)上擴展存儲空間,提出一種基于FPGA實現(xiàn)SDRAM控制器的方法。分析所用SDRAM的特點和工作原理,介紹FPGA中SDRAM控制器的組成和工作流程,給出應(yīng)用中讀SDRAM的時序圖。FPGA采用模塊化設(shè)計,增強SDRAM控制器的通用性,更方便地滿足實際需求。
        • 關(guān)鍵字: FPGA  FIFO    

        BP神經(jīng)網(wǎng)絡(luò)圖像壓縮算法乘累加單元的FPGA設(shè)計

        • 0 引 言
          神經(jīng)網(wǎng)絡(luò)(Neural Networks)是人工神經(jīng)網(wǎng)絡(luò)(Ar-tificial Neural Networks)的簡稱,是當前的研究熱點之一。人腦在接受視覺感官傳來的大量圖像信息后,能迅速做出反應(yīng),并能在腦海中重現(xiàn)這些圖像信息,這
        • 關(guān)鍵字: FPGA  BP神經(jīng)網(wǎng)絡(luò)  圖像壓縮  算法    

        三線制同步串行通信控制器接口設(shè)計

        • 0 引 言
          航天工程領(lǐng)域中,星地通訊等遠距離遙測遙控是嵌入式衛(wèi)星數(shù)管計算機重要功能之一,利用三線制同步串行遙測遙控通道對指令和數(shù)據(jù)進行收發(fā)操作是通信鏈路的重要環(huán)節(jié)。
          目前許多處理器芯片都已集成了
        • 關(guān)鍵字: 接口  設(shè)計  控制器  通信  同步  串行  三線  PLD  CPLD  FPGA  
        共6437條 342/430 |‹ « 340 341 342 343 344 345 346 347 348 349 » ›|

        現(xiàn)場可編程門陣列(fpga)介紹

        您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
        歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

        熱門主題

        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 宽城| 西林县| 句容市| 平乐县| 潍坊市| 汾西县| 井研县| 长丰县| 报价| 合山市| 岳池县| 榆林市| 广南县| 桑日县| 临潭县| 会宁县| 宁国市| 桦甸市| 自贡市| 安乡县| 延吉市| 镇坪县| 栾川县| 闽侯县| 卢龙县| 安宁市| 抚远县| 朔州市| 淳化县| 政和县| 澜沧| 白水县| 神农架林区| 利辛县| 饶平县| 武功县| 博野县| 昌黎县| 甘南县| 即墨市| 祁阳县|