首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁 >> 主題列表 >>  altera

        Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

        • ?  為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬邏輯門。Alte
        • 關(guān)鍵字: Altera  40-nm FPGA   ASIC  

        FPGA挑戰(zhàn)特殊應(yīng)用,將吞食更多市場(chǎng)

        •         根據(jù)牧本定律(Makimoto’s Wave),從2007年開始的10年,進(jìn)入了在可編程性基礎(chǔ)上的客戶定制產(chǎn)品流行時(shí)代。專做標(biāo)準(zhǔn)產(chǎn)品的FPGA也在悄然分化,更加面向特定的應(yīng)用。                    
        • 關(guān)鍵字: FPGA  ASIC  USB  SPI  Xilinx  Altera    

        FPGA開始進(jìn)入40納米時(shí)代

        • 隨著對(duì)互聯(lián)網(wǎng)傳輸視頻、高速無線數(shù)據(jù)和數(shù)字電視等服務(wù)需求的不斷增長(zhǎng),設(shè)計(jì)人員需要能夠提供更高的數(shù)據(jù)速率、更高的接口帶寬和數(shù)據(jù)處理能力更強(qiáng)的解決方案,而且其功效要好。為解決這些設(shè)計(jì)挑戰(zhàn),Altera借助在收發(fā)器、存儲(chǔ)器接口、低功耗技術(shù)和FPGA內(nèi)核體系結(jié)構(gòu)上的創(chuàng)新,實(shí)現(xiàn)40-nm器件的新功能。
        • 關(guān)鍵字: fpga  altera  40納米  stratix  hardcopy  

        Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平

        •   2008年5月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設(shè)計(jì)軟件性能和效能上的領(lǐng)先優(yōu)勢(shì)。和最相近的競(jìng)爭(zhēng)軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個(gè)速率等級(jí),編譯時(shí)間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進(jìn)的FPGA,進(jìn)一步印證了Altera幫助FPGA設(shè)計(jì)人
        • 關(guān)鍵字: Altera  Quartus II  FPGA  

        Altera Stratix III FPGA的LVDS I/O支持SGMII

        •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達(dá)到1.25 Gbps,滿足SGMII嚴(yán)格的抖動(dòng)性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個(gè)器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
        • 關(guān)鍵字: Altera  Stratix III FPGA  SGMII  以太網(wǎng)  

        基于NIOS軟核的無線傳感器網(wǎng)絡(luò)實(shí)驗(yàn)平臺(tái)硬/軟件實(shí)現(xiàn)

        •   1 引言   傳感器網(wǎng)絡(luò)中, 隨機(jī)分布的集成有傳感器、數(shù)據(jù)處理單元和通信模塊的微小節(jié)點(diǎn)通過自組織的方式構(gòu)成網(wǎng)絡(luò), 借助于節(jié)點(diǎn)中內(nèi)置的形式多樣的傳感器測(cè)量所在周邊環(huán)境中的熱、紅外、聲納、雷達(dá)和地震波信號(hào), 從而探測(cè)包括溫度、濕度、噪聲、光強(qiáng)度、壓力、土壤成分、移動(dòng)物體的大小、速度和方向等眾多我們感興趣的物質(zhì)現(xiàn)象。在通信方式上, 雖然可以采用有線、無線、紅外和光等多種形式, 但一般認(rèn)為短距離的無線低功率通信技術(shù)最適合傳感器網(wǎng)絡(luò)使用, 一般稱作無線傳感器網(wǎng)絡(luò)(WSNs) 。這種無線傳感器網(wǎng)絡(luò)中的每個(gè)傳感器
        • 關(guān)鍵字: 傳感器  數(shù)據(jù)處理單元  通信模塊  Altera  嵌入式處理器  

        給醫(yī)療電子設(shè)備開發(fā)人員的幾點(diǎn)建議

        •   醫(yī)療電子設(shè)備正變得越來越復(fù)雜,工程師在開發(fā)這些設(shè)備時(shí)也面臨越來越多的挑戰(zhàn),如何應(yīng)對(duì)這些挑戰(zhàn)?4月21日,由創(chuàng)意時(shí)代主辦,中國電子學(xué)會(huì)生物醫(yī)學(xué)電子分會(huì)協(xié)辦的2008中國國際醫(yī)療電子技術(shù)大會(huì)以下(簡(jiǎn)稱CMET2008)隆重召開。作為國內(nèi)首個(gè)關(guān)注醫(yī)療電子技術(shù)方案與發(fā)展的專業(yè)技術(shù)性論壇,本次大會(huì)吸引了包括西門子邁迪特磁共振有限公司Actel、TI、NI、Xilinx、ADI、Altera在內(nèi)國際醫(yī)療電子元器件供應(yīng)巨頭參會(huì)。與會(huì)專家就本土醫(yī)療電子設(shè)計(jì)發(fā)表了精彩的演講,并給本土醫(yī)療電子設(shè)計(jì)人員提出了一些好的建議。
        • 關(guān)鍵字: 醫(yī)療電子設(shè)備  中國國際醫(yī)療電子技術(shù)大會(huì)  西門子  西門子  TI公司  Xilinx  ADI  Altera  

        一種基于FPGA的語音密碼鎖設(shè)計(jì)(06-100)

        •   引言   電子密碼鎖系統(tǒng)主要由電子鎖體、電子密匙等部分組成,一把電子密匙里能存放多組開鎖密碼,用戶在使用過程中能夠隨時(shí)修改開鎖密碼,更新或配制鑰匙里開鎖密碼。一把電子鎖可配制多把鑰匙。語音方面的廣泛應(yīng)用,使得具有語音播放的電子密碼鎖使用起來更加方便。語音密碼鎖的體積小、保密性能好、使用方便,是用在保險(xiǎn)箱、電話或是房門上不可少的部分。   本文介紹的基于FPGA的語音密碼鎖電路具有顯示接口,顯示時(shí)可以是明文也可以是密文星號(hào)。由于FPGA具有ISP功能,當(dāng)用戶需要更改時(shí),如增加口令位數(shù)和更改口令權(quán)限管
        • 關(guān)鍵字: Altera  FPGA  語音密碼鎖  

        2008年4月7日,Altera啟動(dòng)2008亞洲創(chuàng)新設(shè)計(jì)大賽

        •   Altera 公司今天宣布,正式邀請(qǐng)中國工科學(xué)生參加 2008 Altera 亞洲創(chuàng)新設(shè)計(jì)大賽,提交他們的創(chuàng)新設(shè)計(jì)。大賽旨在提高學(xué)生對(duì)可編程邏輯嵌入式設(shè)計(jì)的興趣,培養(yǎng)他們的工程設(shè)計(jì)技巧。工科大學(xué)生和研究生可以以個(gè)人或者三人組隊(duì)的形式參加此次競(jìng)賽。   大賽得到了業(yè)界合作伙伴的全力支持,包括 The MathWorks、凌力爾特 (Linear Technology Corporation) 和友晶科技。進(jìn)入決賽的團(tuán)隊(duì)將獲得 Altera® 開發(fā)和教育套件 (DE1)、The MathWork
        • 關(guān)鍵字: Altera  創(chuàng)新設(shè)計(jì)大賽  

        采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)設(shè)施(06-100)

        •   高清晰電視(HDTV)視頻內(nèi)容制作以及這些內(nèi)容在帶寬受限廣播通道中的傳送技術(shù)得到了迅速發(fā)展,推動(dòng)了新的視頻壓縮標(biāo)準(zhǔn)和相關(guān)圖像處理應(yīng)用的進(jìn)展。   視頻和圖像處理發(fā)展趨勢(shì)   與視頻和圖像處理相關(guān)的HDTV和數(shù)字影院等創(chuàng)新技術(shù)的發(fā)展非常迅速,其推動(dòng)力量在于圖像采集和顯示分辨率、高級(jí)壓縮方法以及視頻智能的跨越式進(jìn)步。廣播設(shè)備的分辨率在過去幾年中有了明顯的提高(HDTV—1920×1080象素和數(shù)字影院—4096×1714象素)。   高級(jí)壓縮方
        • 關(guān)鍵字: Altera  FPGA  HDTV  

        數(shù)字化全雙工語音會(huì)議電路(06-100)

        •   語音會(huì)議和全雙工語音會(huì)議   “語音會(huì)議”常被稱為“電話會(huì)議”,但電話會(huì)議只是語音會(huì)議的形式之一。實(shí)際上,語音會(huì)議的用戶終端并不限于電話機(jī),也可以是調(diào)度機(jī)、會(huì)議機(jī)、指揮機(jī)等各種通信設(shè)備的語音終端;語音會(huì)議的通信網(wǎng)絡(luò)也并不限于普通的二線制PSTN電話網(wǎng)絡(luò),還可以是四線制的語音網(wǎng)絡(luò)、專用的無線通信網(wǎng)絡(luò)或者有線/無線結(jié)合的綜合通信網(wǎng)絡(luò)。   在語音會(huì)議中,每個(gè)與會(huì)者都可以收聽會(huì)議,但不一定能夠發(fā)言。如果與會(huì)者要通過申請(qǐng)才能發(fā)言,那么習(xí)慣上稱其為&ldquo
        • 關(guān)鍵字: Altera  FPGA  Cyclone  

        在FPGA中集成高速串行收發(fā)器面臨的挑戰(zhàn)(04-100)

        •   Altera公司對(duì)PCI Express,串行Rapid I/O和SerialLite等串行標(biāo)準(zhǔn)和協(xié)議的認(rèn)可,將促進(jìn)具有時(shí)鐘和數(shù)據(jù)恢復(fù)(CDR)功能的高速串行收發(fā)器的應(yīng)用。這些曾在4或8位ASSP中使用的收發(fā)器現(xiàn)在可以集成在高端FPGA中。帶有嵌入式收發(fā)器的FPGA占據(jù)更小的電路板空間,具有更高的靈活性和無需接口處理的兩芯片方案等優(yōu)勢(shì),因此,采用這種FPGA對(duì)電路板設(shè)計(jì)者是很具有吸引力的選擇。   在FPGA中集成收發(fā)器使得接口電路處理工作由電路板設(shè)計(jì)者轉(zhuǎn)向芯片設(shè)計(jì)者。本文闡述在一個(gè)FPGA中集成1
        • 關(guān)鍵字: Altera  FPGA  ASSP  ASIC  

        FPGA到高速DRAM的接口設(shè)計(jì)(04-100)

        •   FPGA做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡(luò)、通信、存儲(chǔ)和高性能計(jì)算應(yīng)用中,在這些應(yīng)用中都需要復(fù)雜的數(shù)據(jù)處理。   所以,現(xiàn)在FPGA支持高速、外部存儲(chǔ)器接口是必須遵循的。現(xiàn)在的FPGA具有直接接口各種高速存儲(chǔ)器件的專門特性。本文集中描述高速DRAM到FPGA的接口設(shè)計(jì)。   設(shè)計(jì)高速外部存儲(chǔ)器接口不是一件簡(jiǎn)單的任務(wù)。例如,同步DRAM已發(fā)展成高性能、高密度存儲(chǔ)器并正在用于主機(jī)中。最新的DRAM存儲(chǔ)器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達(dá)到133MHz(260
        • 關(guān)鍵字: Altera  FPGA  DRAM  

        Altera低功耗Cyclone III FPGA實(shí)現(xiàn)便攜式應(yīng)用的高度集成

        •   Altera公司宣布65-nm Cyclone III FPGA系列推出新的8x8 mm2封裝(M164),為設(shè)計(jì)人員提供單位電路板上容量最大的FPGA。設(shè)計(jì)人員現(xiàn)在可以充分利用Cyclone III器件的低功耗和大容量領(lǐng)先優(yōu)勢(shì),設(shè)計(jì)實(shí)現(xiàn)消費(fèi)類、軍事和工業(yè)市場(chǎng)上空間受限的大批量應(yīng)用。   MICroE系統(tǒng)公司電氣系統(tǒng)工程總監(jiān)Paul Remillard評(píng)論說:“我們的客戶非常看重小型、快速、智能和低成本Mercury編碼器解決方案。我們之所以選擇Cyclone III FPGA,是因?yàn)槠?/li>
        • 關(guān)鍵字: Altera  
        共576條 32/39 |‹ « 30 31 32 33 34 35 36 37 38 39 »
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 千阳县| 竹溪县| 大港区| 且末县| 夏邑县| 剑川县| 黔西| 吉木萨尔县| 大石桥市| 隆回县| 怀远县| 读书| 荆州市| 金华市| 迭部县| 隆回县| 锦州市| 玉门市| 桐庐县| 伽师县| 团风县| 湟源县| 七台河市| 宁陵县| 刚察县| 荃湾区| 故城县| 寻乌县| 叙永县| 邛崃市| 新丰县| 金沙县| 改则县| 汉寿县| 井冈山市| 洮南市| 泽州县| 三原县| 汨罗市| 荣成市| 乌鲁木齐市|