首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga

        fpga 文章 最新資訊

        基于ADPCM算法的汽車智能語音報警系統的設計

        •   1 前言   為了防止汽車發生交通事故,當汽車智能檢測裝置探測到前方有危險時,必須向駕駛員發出警告信息。語音報警向駕駛員明確提示危險,以便駕駛員能及時準確地采取措施。因此,本文提出數字語音處理技術,先將各種狀況的報警信息進行數字化采集、存儲,遇到危險時,將判斷危險類型并自動選擇播放存儲的報警信息。由于語音信息量大,直接存儲需占用龐大的存儲空間,為此,本文采用FPGA實現ADPCM(Adaptive Differential Pulse CodeModulation,自適應差分脈沖編碼調制)編解碼器設
        • 關鍵字: 汽車  語音報警  ADPCM  FPGA  單片機  

        基于TLC5510的數據采集系統設計

        •   1 TLC5510簡介   TLC5510是美國德州儀器(TI)公司的8位半閃速架構A/D轉換器。采用CMOS工藝,大大減少比較器數。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應用于高速數據轉換、數字TV、醫學圖像、視頻會議以及QAM解調器等領域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內置采樣保持電路,可簡化外圍電路設計。TLC5510具有高阻抗并行接口和內部基準電阻,模擬輸入范圍為0.6 V~2.6 V。   1.1 引腳功能描述   TLC5510采用2
        • 關鍵字: 數據采集  CMOS  A/D轉換器  FPGA  

        CDMA2000基帶信號發生器的FPGA+DSP實現

        • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
        • 關鍵字: CDMA2000  DSP  基帶信號發生器  FPGA  

        基于FPGA的多路數字量采集模塊設計

        •   1 引言   測控系統常常需要處理所采集到的各種數字量信號。通常測控系統采用通用MCU完成系統任務。但當系統中采集信號量較多時,僅依靠MCU則難以完成系統任務。針對這一問題,提出一種基于FPGA技術的多路數字量采集模塊。利用FPGA的I/O端口數多且可編程設置的特點,配以VHDL編寫的FPGA內部邏輯,實現采集多路數字量信號。   2 模塊設計方案   2.1 功能要求   該數字量采集模塊主要功能是采集輸入的36路數字及脈沖信號,并將編幀后的信號數據上傳給上位機,上位機經解包處理后顯示信號相
        • 關鍵字: FPGA  數字量采集  測控  USB單片機  MCU  FIFO  

        基于FPGA的FFT處理器設計

        •   1 引言   隨著數字技術的快速發展,數字信號處理已深入到條個領域。在數字信號處理中,許多算法如相關、濾波、譜估計、卷積等都可通過轉化為離散傅立葉變換(DFT)實現,從而為離散信號分析從理論上提供了變換工具。但DFT計算量大,實現困難??焖俑盗⑷~(FFT)的提出,大大減少了計算量,從根本上改變了傅立葉變換的地位,成為數字信號處理中的核心技術之一,廣泛應用于雷達、觀測、跟蹤、高速圖像處理、保密無線通信和數字通信等領域。   目前,硬件實現FFT算法的方案主要有:通用數字信號處理器(DSP)、FFT專
        • 關鍵字: FPGA  FFT  處理器  DFT  DSP  

        基于FPGA和ADSP的數字波束形成技術的工程實現

        •   數字波束形成技術充分利用陣列天線所獲取的空間信息,通過信號處理技術使波束獲得超分辨率和低副瓣的性能,實現了波束的掃描、目標的跟蹤以及空間干擾信號的零陷,因而數字波束形成技術在雷達信號處理、通信信號處理以及電子對抗系統中得到了廣泛的應用。數字波束形成是把陣列天線輸出的信號進行AD采樣數字化后送到數字波束形成器的處理單元,完成對各路信號的復加權處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產生不同指向的波束。由于數字波束形成一般是通過DSP或FPGA用軟件實現的,所以具有很高的靈活性和可擴展性
        • 關鍵字: FPGA  ADSP  數字波束  信號處理  

        基于FPGA的中高頻感應電爐控制電路設計方案

        •   1 引 言   中高頻感應爐是利用電磁感應原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經廣泛應用于金屬熔煉、焊接、表面淬火等加工和熱處理過程。中高頻電爐的負載是由感應圈和被加熱的金屬工件組成,為了降低無功功率,需要用串聯或并聯電容的方式來補償無功功率,使整個電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內部將形成渦流而發熱,從而達到加熱和熔化金屬的目的。傳統的控制電路主要采用分離元件的模數混合電路,控制精度低,容易產生噪聲問題。   本文將提出一種基于FPGA片上可編程技術
        • 關鍵字: FPGA  電爐  控制  電路  電磁感應  

        DSP和FPGA在大尺寸激光數控加工系統中的運用

        •   激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運用于廣告業和航模制造業。在大尺寸激光加工系統的開發過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機每次運動前、后設置加、減速區,但這會使加工數據總量成倍增加。除此之外,龐大的數據計算量也需要一個專門的高性能處理器來實現。   FPGA(現場可編程門陣列)在并行信號處理方面具有極大的優勢。本系統采用FPGA作為加工數據的執行器件。這種解決方案突出的特點是讓運動控制的處理部分以獨立的、硬件性方式展開,增加系統的性能和可靠性,
        • 關鍵字: DSP  FPGA  數控加工  激光加工  

        基于FPGA的迭代層析重建中的小數處理方法

        • 基于FPGA的迭代層析重建中的小數處理方法,發射光譜層析(EST)技術是一種不干擾原待測場分布的測量診斷技術,他在熱物理量測試、等離子體診斷等方面顯示出了極大的優越性,尤其是在場分布測量方面,幾乎是其他方法不可替代的,是測量三維流場內部物理量分布的一種常用方法。

          傳統的層析重建技術,通常是利用軟件編程在計算機上直接完成,這要花費很長的時間,無法滿足實時重建時對速度的要求,現在已有研究者開始著手研究在硬件(例如FPGA和DSP)上來實現層析重建技術,例如:在FPGA上實現ART算法。但
        • 關鍵字: 處理  方法  小數  重建  FPGA  基于  

        基于FPGA的數字電視信號發生器的設計與實現

        • 基于FPGA的數字電視信號發生器的設計與實現,電視信號的數字化使得數字電視設備越來越受到廣大電子消費者的青睞,如何選擇自己理想的數字電視產品,也成了消費者關心的問題,評價、測試電視系統與設備運行的質量狀況成為廣播電視行業所關注的熱點。而數字電視信號發生器能提供可視的測試圖像信號,直觀、快捷的測試方法,因此,數字電視信號發生器成為目前電子設計的熱門研究課題,他在數字電視節目制作播出、科研、生產以及售后服務過程中起著不可或缺的作用。本文設計了一種基于FPGA的數字電視信號友生器,該信號發生器以一種單芯片多配置
        • 關鍵字: 設計  實現  信號發生器  數字電視  FPGA  基于  

        基于FPGA設計航空電子系統

        •   基于現場可編程門陣列 (FPGA) 核心的實施體現了先進的現代航空電子設計方法。   這項技術具有多種優勢,如廢棄組件管理、降低設計風險、提高集成度、減小體積、降低功耗和提高故障平均間隔 時間(MTBF)等,吸引著用戶將原來的系統轉移到此項技術。MIL-STD-1553 的市場可能隨著這種趨勢而繁榮起來 ;事實上,某些客戶已經覺得這項技術的實施有點姍姍來遲。   MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統。FPGA 中加入一項知識產權核心,就獲得了一種與眾不同
        • 關鍵字: FPGA  航空電子  ASIC  MIL-STD-1553  

        用PLD實現高可用性系統的熱插拔和加電順序保護

        •   互聯網的繁榮和無線通訊及存儲行業的發展使得實時數據通訊量成指數級增長。數據通訊量的急劇增加使系統可用性顯得更加關鍵,因為系統即使停一秒鐘也意味著將產生巨大的影響,并將減少運營商的收入。為了使系統的宕機時間為零,可以將系統設計成可熱插拔的形式。熱插拔是指系統在正常運行時可以從背板上插入或取出電路板,而不會對主系統的正常工作產生影響。熱插拔也稱為熱切換(hot swap)或熱插入。   快速發展的半導體工藝技術使支持熱插拔的設計更趨復雜,因為工藝尺寸越來越小,IC的工作電壓也越來越低,而且不同的I/O標
        • 關鍵字: PLD  熱插拔  加電順序保護  FPGA  

        XtremeData發售基于Altera Stratix III FPGA的Intel FSB模塊

        •   Altera公司宣布,開始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術,XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協處理解決方案。 ?   XD2000i系列在目前市場上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片FPGA,一片用于基于Inte
        • 關鍵字: FPGA  XtremeData  Intel FSB  

        基于FPGA的USB2.0虛擬邏輯分析儀的設計與實現

        •        基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設計原理與實現方法。重點介紹了邏輯分析儀的觸發方式設計以及利用CP2102芯片構建USB接口、實現系統與PC通信的方法。 關鍵詞:虛擬邏輯分析儀;FPGA;觸發設計;USB2.0;CP2102 引言         傳統的邏輯分析儀體積龐大、價格昂貴、通道數目有限,并且在數據采集、傳輸、存儲、顯示等方面
        • 關鍵字: FPGA  USB2.0  虛擬邏輯分析儀  數據采集  Altera  

        基于短時能量和短時過零率的VAD算法及其FPGA實現

        •   語音激活檢測VAD(Voice Activity Detection)是一種通過特定的判決準則判斷語音中出現的停頓和靜默間隔,檢測出有效語音部分的技術。運用這種技術可以在確保語音質量的前提下,對不同類別的語音段采用不同的比特數進行編碼,從而降低語音的編碼速率。由于在雙工移動通信系統中,一方只有35%的時間處于激活狀態[1],如何降低靜音期的編碼速率對于減少傳輸帶寬、功率以及容量具有積極的作用,因此VAD技術在語音通信領域具有重要的使用價值。隨著適合于變比特率語音編碼的CDMA和PRMA等多址技術的出現
        • 關鍵字: FPGA  VAD  短時能量  短時過零率  FIFO  濾波器  
        共6414條 382/428 |‹ « 380 381 382 383 384 385 386 387 388 389 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 普定县| 南靖县| 昆山市| 乌拉特中旗| 北海市| 武邑县| 赤壁市| 隆尧县| 永和县| 连江县| 茂名市| 志丹县| 仲巴县| 禄劝| 西贡区| 冀州市| 长治县| 内丘县| 卢龙县| 定州市| 民丰县| 隆安县| 尉氏县| 东山县| 清徐县| 宾川县| 怀宁县| 千阳县| 林西县| 华宁县| 汤阴县| 崇信县| 建阳市| 万源市| 卢湾区| 桂阳县| 昌吉市| 科技| 嘉荫县| 荔浦县| 平武县|