新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 采用West Bridge架構提升系統性能、縮短開發周期、并降低便攜式消費類電子產品的成本(08-100)

        采用West Bridge架構提升系統性能、縮短開發周期、并降低便攜式消費類電子產品的成本(08-100)

        ——
        作者:Danny Tseng 賽普拉斯半導體公司數據通信事業部資深應用工程師 時間:2009-02-25 來源:電子產品世界 收藏

           具有三個接口:一個處理器“P”端口、一個高速USB“U”端口,以及一個海量存儲“S”端口。“P”端口支持嵌入式處理器連接,同時還支持硬件 DMA 存取。采用靈活而可配置的“P”端口,可支持不同處理器上的各種標準接口。“U”端口提供USB2.0高速USB鏈接,“S”端口經配置后能夠支持各種海量存儲器件,如 SD/SDHC、SDIO、MMC、CE-ATA以及SLC/MLC NAND 等。

        本文引用地址:http://www.104case.com/article/91683.htm

          圖1中的紅色箭頭顯示了三個端口之間可能的數據路徑,其中所采用的是 實現了革命性突破的至獨立多媒體的同時鏈接 (SLIM) 架構。該 SLIM構架使所有三個數據路徑能夠同時運行,從而實現海量存儲與外設功能的多任務執行。

          支持最新標準

          如前所述,當前市場上的嵌入式處理器不能為最新的海量存儲和外設標準提供足夠的支持,有時甚至完全不能支持。 能支持 USB 2.0 高速等最新的外設連接標準,此外還支持 SLC/MLC NAND、SD2.0 SDHC/SDIO、MMC4.2 以及 CE-ATA 等新型海量存儲器件。West Bridge器件的設計周期也大大比完全成熟的處理器設計周期要短。因此,我們可以預見,就像 PC 領域的南橋、北橋一樣,West Bridge 將成為嵌入式系統的必需的處理器,來支持最新的技術標準。

          優化的高速USB與海量存儲性能

          圖 2 顯示了 USB 2.0 高速實施方案的典型示例,其中的嵌入式處理器集成了高速 USB SIE 與外部收發器。從PC傳出的數據首先穿過高速USB2.0信號高速管道,并緩沖至 SDRAM 中。處理器隨后從SDRAM讀取數據,并寫入海量存儲設備。這一系列中間傳輸機制不僅會防礙系統充分發揮高速USB的性能,而且還會在軟件未經認真優化的情況下顯著拖慢整體系統速度。因此,采用這種架構通常不能獲得最佳的消費者使用體驗。

         

          圖 2 帶集成高速 USB 控制器的系統數據流程

          與圖2所示的架構不同,圖3顯示的West Bridge架構能夠直接將存儲器件連接至West Bridge。數據傳輸完全不會占用處理器資源,因為處理器不再位于數據路徑上,從而讓處理器留下更多的帶寬,使處理器能夠擁有更多的資源來處理更重要的任務。

         

          圖3 采用West Bridge實現的從PC到海量存儲單元的直接數據路徑



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 清远市| 新绛县| 新建县| 灵山县| 会昌县| 白山市| 堆龙德庆县| 龙泉市| 扎囊县| 沿河| 开远市| 萝北县| 弋阳县| 莱芜市| 汨罗市| 新田县| 保靖县| 屏南县| 康保县| 探索| 甘洛县| 安阳市| 万荣县| 营山县| 嫩江县| 探索| 昌乐县| 清镇市| 玉屏| 民县| 商南县| 新泰市| 马关县| 隆尧县| 衡山县| 武宣县| 大英县| 阳春市| 施秉县| 斗六市| 榆中县|