賽靈思推出低功耗FPGA和CPLD解決方案
——
賽靈思的電源管理技術包括:在電路設計中改變電路原理圖;在架構上提供給用戶可配置的降功耗/休眠模式;在器件結構中使用低速晶體管來“一次性”配置單元;在工藝上提供三個氧化層厚度選項來實現更低功耗單元的工藝選項;制造時調整工藝配置,實現低功耗區域;提供用以實現專門功能的、電源效率高的嵌入式硬IP等等。以上技術有的互為補充,有的相互排斥,通常混合采用這些技術來實現低功耗的產品設計目標。
近日,賽靈思公司推出了業界功耗最低的FPGA產品—Spartan-3L系列。Spartan-3L器件將經驗證的90nm技術的動態功耗性能與最新的靜態功耗降低予以結合,使其成為此類器件中總功耗最低的產品。一種獨特的新型休眠模式可以提供兩級功耗削減:簡單的備用模式使靜態功耗降低68%;另外與同等的Spartan-3相比,工作時的電源管理模式還可將靜態功耗降低98%。休眠模式與現有的Spartan-3設計兼容,并適用于已有的Spartan-3系統。Spartan-3L器件保留了90nm Spartan-3系列的低成本優勢和豐富的特性,并在引腳和特性方面與之兼容。Spartan-3L系列大大擴展了FPGA在電源和熱敏感產品中的市場占有率,比如消費類設備和機架固定設備,而之前這些應用主要是使用ASIC產品。
另外,賽靈思公司擴展了其CoolRunner-II低功耗CPLD系列,推出適用于對價格敏感的小外形應用的XC2C32A和XC2C64A器件。這兩款產品分別具有32和64宏單元密度,均裝有一個額外的I/O組,以支持電壓轉換和器件接口連接,并同時保留CoolRunner-II系列產品的高性能、低功耗和成本優化的特點。賽靈思還為這兩種器件提供了更小尺寸的焊盤和更低成本、具有更佳電特性、易于檢測并符合綠色/環保目標的MLF封裝。(彤)
評論